基于FPGA的全数字锁相环设计(毕业设计).doc

基于FPGA的全数字锁相环设计(毕业设计).doc

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
毕 业 设 计(论文) 中文题目 基于FPGA的全数字锁相环设计 英文题目 The design of DPLL based on FPGA 系 别: 年级专业: 姓 名: 学 号: 指导教师: 职 称: 2012 年 5 月 15 日 毕业设计(论文)诚信声明书 本人郑重声明:在毕业设计(论文)工作中严格遵守学校有关规定,恪守学术规范;我所提交的毕业设计(论文)是本人在 指导教师的指导下独立研究、撰写的成果,设计(论文)中所引用他人的文字、研究成果,均已在设计(论文)中加以说明;在本人的毕业设计(论文)中未剽窃、抄袭他人的学术观点、思想和成果,未篡改实验数据。 本设计(论文)和资料若有不实之处,本人愿承担一切相关责任。 学生签名: 年 月 日 基于FPGA的全数字锁相环设计 【摘要】本设计是设计一种二阶全数字锁相环,使用比例—积分算法代替传统锁相环路系统中的环路滤波,并使用相位累加器实现数控振荡器的功能。在实际工程中所应用的锁相环无论其功能和结构有何差别,其基本结构应该都由三个基本部件(鉴相器、环路滤波器和压/数控振荡器)构成。本设计的主要任务就是沿用此基本结构,在具体实现上采用了全新的控制和实现方法来设计这三大模块。该锁相环由FPGA实现,采用Quartua II和Modelsim SE作为软件开发环境,其灵活性、速度优化和资源控制都能够更好的体现。设计调试好此系统后,需进行后期的锁相环数据分析,记录分析的数据主要包括:分析锁相环系统的稳定性;分析系统的跟踪误差;通过调节比例和积分系数以调节系统稳定性和锁相速度,做好分析图表。 【关键词】全数字锁相环(ADPLL),比例积分,FPGA ,环路滤波 The design of DPLL based on FPGA Abstract:The design is to design a second-order digital phase locked loop, using theproportional - integral algorithm instead of the traditional PLL loop filter and digitally controlled oscillator function of the phase accumulator. In practical engineering application of phase-locked loop, regardless of theirfunction and structure of the difference between the basic structure should consistsof three basic components (phase detector, loop filter and voltage / numerically controlled oscillator) .The main task of this design is to adopt the basic structure of the concrete realization of a new control and methods to design these three modules.The phase-locked loop implemented by the FPGA, used Quartua II and Modelsim SE as a software development environment, its flexibility, speed optimization and control of resources to better reflect. Design and debug this system, the need for late phase-locked loop data analysis .Recording and analyzing data including :Analysis of phase-locked loop system stability; analysis of the tracking error; to adjust the system stability and phase-locked speed by adjusting the proportional and integral coefficients, good analysis chart. Key Words:ADPLL,Proportion

您可能关注的文档

文档评论(0)

mx597651661 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档