EDA四位十进制频率计的课程设计报告.docVIP

  • 166
  • 1
  • 约1.13万字
  • 约 15页
  • 2017-09-16 发布于安徽
  • 举报

EDA四位十进制频率计的课程设计报告.doc

Hefei University 在系统编程课程设计 课题名称 4位十进制频率计的设计 姓 名 钟文俊 学 号 1105012012 院 系 电子信息与电气工程系 专 业 电子信息工程 指导教师 黄慧 2013年 12月28日 4位十进制频率计的设计 一 、设计目的 1、学习掌握频率计的设计方法。 2、掌握动态扫描输出电路的实现方法。 3、学习较复杂的数字系统设计方法。 二、设计的主要内容和要求 4位十进制频率计外部接口设计,顶层文件设计,包含4个模块,Tctl,Reg16,scan_led和一个x4cnt10(4个十进制计数器)。 三、整体设计方案 1、设计方案 根据频率计的定义和频率测量的基本原理:频率计即是指单位时间1秒内输入脉冲个数并显示出来的电路。因为要显示被测信号的,只要限制计数器的计数过程为一秒则计数器的结果即为被测信号的频率。频率值为:Fx=N,N为一秒内计数器所计脉冲个数。因为是4位十进制频率计计数器是模为9999的十进制加法计数器,可以由4个模为10的十进制计数器级联而成,所以可以显示的频率范围是1-9999HZ。因此,频率计的功能分割成四个模块:计数器,测频控制信号发生器和输出锁存器,。各个模

文档评论(0)

1亿VIP精品文档

相关文档