VeriloHDL第五讲Verilog实例.pptVIP

  • 37
  • 0
  • 约1.19万字
  • 约 38页
  • 2016-12-12 发布于河南
  • 举报
第五讲 门电路的描述和设计实例 5.1基本门电路的描述 一个逻辑电路是由许多逻辑门和开关所组成,因此用逻辑门的模型来描述逻辑电路结构是最直观的。VerilogHDL提供了一些描述门类型的关键字,可以用于门级结构建模。 VerilogHDL内含的基本元件模型共有26种,其中14种为基本门级元件,12种为开关级元件, 5.1.1门电路列表 门与开关的说明语法可以用标准的声明语句格式和一个简单的实例引用加以说明 基本格式如下: 门的类型 [驱动能力延时]门实例1[,门实例2,门实例3……] 门的类型是门声明语句所必须的,它可以是VerilogHDL语法规定的26门类型中的任意一种。驱动能力和延时是可选的,可根据不同的情况选不同的值或不选。门实例1是在本模块中引用的第一个这种类型的门的名称及端口定义,而门实例n是引用的第n个这种类型的门的名称及端口定义。 例:nand #10nd1(a,data,clock,clear); 这个例子说明在模块中使用了一个名为nd1的与非门,输入为clock,data,clear 输出为a,输出与输入得延时为10个单位时间 5.1.2基本门的逻辑真值表 5.1.3门级延时的说明 门级延时反映的是信号的变化从门级元件的任意输入端口流动到任一输出端口所经历的传输延迟 主要可以分为: 上升延时 下降延时 截至延时 到不定态的延时 5.1.4门级延时量的基本表

文档评论(0)

1亿VIP精品文档

相关文档