logo

您所在位置网站首页 > 海量文档  > 教学课件 > 职业教育

第二章节可编程逻辑器件的基本原理.ppt 52页

本文档一共被下载: ,您可全文免费在线阅读后下载本文档。

  • 支付并下载
  • 收藏该文档
  • 百度一下本文档
  • 修改文档简介
全屏预览

下载提示

1.本站不保证该用户上传的文档完整性,不预览、不比对内容而直接下载产生的反悔问题本站不予受理。
2.该文档所得收入(下载+内容+预览三)归上传者、原创者。
3.登录后可充值,立即自动返金币,充值渠道很便利
下载地址
需要金币:100    文档纠错   收藏文档   下载帮助
支付并下载
西安邮电学院电信系罗朝霞西安邮电学院电信系罗朝霞⑴基本可编程逻辑单元基本可编程逻辑单元是实现逻辑功能的基本单元,基本可编程逻辑单元几乎都是由查找表(LUT,LookUpTable)和寄存器(Register)组成。Xilinx可编程逻辑单元叫slice,它是由上下两部分构成,每个部分都由一个寄存器加一个查找表组成,被称为LC(LogicCell)。Altera可编程逻辑单元通常被称为LE(LogicElement),它由一个寄存器加一个查找表构成。Altera大多数FPGA将10个LE组合成一个逻辑阵列块LAB(LogicArrayBIock)。⑵可编程输入/输出单元(I/O单元)可编程输入/输出单元简称I/O单元,它们是芯片与外部电路的接口部分,完成不同电气特性下对输入/输出信号的驱动与匹配需求。⑶丰富的布线资源布线资源连通FPGA内部所有单元,连线的长度和工艺决定信号在连线上的驱动能力和传输速度。⑷嵌入式块RAM并非所有的FPGA都有嵌入式RAM(BlockRAM)。⑸底层嵌入功能单元底层嵌入功能单元指的是通用程度较高的嵌入式功能模块,例如PLL、DSP、CPU等。⑹内嵌专用硬核内嵌专用硬核指的是那些通用性较弱、而针对性较强的专用硬核。二、复杂高密度PLD的基本结构复杂高密度PLD包括:可擦除可编程逻辑器件EPLD现场可编程门阵列FPGA复杂的可编程逻辑器件CPLDEvaluationonly.CreatedwithAspose.Slidesfor.NET3.5ClientProfile.Copyright2004-2011AsposePtyLtd.Evaluationonly.CreatedwithAspose.Slidesfor.NET3.5ClientProfile.Copyright2004-2011AsposePtyLtd.1.可擦除可编程逻辑器件EPLD一般来说,世界著名的半导体公司,如Altera、Xilinx、AMD、Lattice和Atmel等公司均生产EPLD产品,但是这些产品的结构差异很大。通常,EPLD的基本结构主要包括可编程的与逻辑阵列、固定的或逻辑阵列和输出逻辑宏单元三个部分。Evaluationonly.CreatedwithAspose.Slidesfor.NET3.5ClientProfile.Copyright2004-2011AsposePtyLtd.Evaluationonly.CreatedwithAspose.Slidesfor.NET3.5ClientProfile.Copyright2004-2011AsposePtyLtd.(1)可编程的与逻辑阵列PAL器件和GAL器件与或阵列中每个或门输入的一组乘积项数目是固定不变的,而且每个或门的乘积项个数一般都做成相同的形式,这样在设计与或函数所包含的乘积项数目各不相同的逻辑时,往往会出现与或阵列中的乘积项不能充分利用的情况。Evaluationonly.CreatedwithAspose.Slidesfor.NET3.5ClientProfile.Copyright2004-2011AsposePtyLtd.Evaluationonly.CreatedwithAspose.Slidesfor.NET3.5ClientProfile.Copyright2004-2011AsposePtyLtd.(2)固定的或逻辑阵列大多数EPLD的输出逻辑宏单元都由可编程的与或阵列、可编程寄存器和可编程I/O三部分组成,通常宏单元和整个器件的逻辑功能都是由EPROM来进行定义和规划的。Evaluationonly.CreatedwithAspose.Slidesfor.NET3.5ClientProfile.Copyright2004-2011AsposePtyLtd.Evaluationonly.CreatedwithAspose.Slidesfor.NET3.5ClientProfile.Copyright2004-2011AsposePtyLtd.(3)输出逻辑宏单元EPLD的输出电路结构与GAL器件类似,都是采用可编程的输出逻辑宏单元来实现的。同时,EPLD的输出逻辑宏单元中增加了触发器的预置和清零功能,因此结构要比GAL器件的复杂,但灵活性却大大增加。与PAL和GAL器件相比,EPLD器件的优点包括:¨???????EPLD具有CMOS器件低功耗、高噪声容限的优点;EPLD采用了UVEPROM和E2PROM工艺制作,故EPLD的可靠性较高,易于擦写,同时集成度比PAL和GAL器件高得多,而且价格便宜;EPLD的输出逻辑宏单元更加灵活,因此EPLD的功能更加强大,灵活性更高。总之,与PAL和GAL器件相比,EPLD的集成度更高,结构更为复杂,

请自觉遵守互联网相关的政策法规,严禁发布色情、暴力、反动的言论。
用户名: 验证码: 点击我更换图片

©2010-2013 max.book118.com在线文档投稿赚钱网. All Rights Reserved 蜀ICP备08101938号