数字电子技术基础 二版 张克农 8.4 半导体存储器与可编程逻辑器件.pptVIP

  • 5
  • 0
  • 约1.3千字
  • 约 11页
  • 2017-10-05 发布于浙江
  • 举报

数字电子技术基础 二版 张克农 8.4 半导体存储器与可编程逻辑器件.ppt

8.4 低密度可编程逻辑器件 上页 下页 后退 模拟电子 数字电子技术基础 上页 下页 返回 1. PLA 8.4.1 PLA和PAL PLA的与和或阵列都是可以编程的。 或阵列 (可编程) 与阵列 (可编程) 编程后PLA的结构图 图示PLA实现的逻辑函数: 编程后PLA的结构图 或阵列 (可编程) 与阵列 (可编程) 2. PAL PAL的基本结构图 或阵列 (固定) 与阵列 (可编程) PAL的结构如图,其“与”阵列是可编程的,而“或”阵列是固定的。 PAL中一个或门一般有7~8个乘积项。PAL器件的输入、输出和乘积项个数是由制造厂预先确定的,大约有几十种结构,常用的结构有以下两种类型。 一个有七个乘积项的“或”输出端,同时该输出数据被反馈到“与”阵列。输出三态缓冲器由乘积项控制,当缓冲器为高阻时,该I/O端可作为输入端使用。 第一种类型是I/O结构,如图所示。 第二种类型是时序逻辑或寄存器输出结构 七个乘积项的“或”逻辑可以在公共时钟CP作用下置入D寄存器,该寄存器输出数据被反馈到“与”阵列,这就使当前状态的数据能成为下一状态的部分输入,由此可以实现时序电路的设计。 8.4.2 GAL GAL是在PAL基础上发展起来的新一代可编程逻辑器件,是低密度可编程器件的代表

文档评论(0)

1亿VIP精品文档

相关文档