一种改进的SOC设计模式.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2010年 7月 榆 林 学 院 学 报 July.2010 第2O卷 第4期 JOURNALOFYULIN UNIVERSITY Vo1.20 o.4 一 种改进的SOC设计模式 王小平 (榆林学院信息工程学院,陕西榆林 719000) 摘 要:传统的ASIC设计模式将系统分为系统级软件开发部分和电路级硬件设计部分,这使得在软件 和硬件之间很难进行早期的平衡和优化,并有可能严重影响开发成本和开发周期。一个更为普遍的面 向SOC软硬件协同设计的方法,用一个GPS/Galileo接收机的设计进行实例说明。结果表明,该方法有 效地克服 了上述问题。 关键词 :SOC;ASIC;协同设计;GPS/Galileo接收机 中图分类号:TP31 文献标志码 :A 文章编号:1008—3871(2010)04—0050—03 1 传统的ASIC设计流程 测试。但是软件是对硬件进行操作的,因此为了验 传统的ASIC设计流程如图1所示,将系统分为 证软件最终的正确性,必须等到硬件完全设计完成, 两个阶段:系统级软件开发部分和电路级硬件设计 并且流片成功之后才能开始进行软件和硬件联合测 部分。 试,大大延长了设计的进程。如果在软硬件一起工 作的时候出现了问题,则要重新开始软硬件 的划分 和分别开发和测试,使得在软件和硬件之间很难进 行早期的平衡和优化,并有可能严重影响开发成本 和开发周期。 2 改进的SOC设计方法 SOC设计通常包括系统级设计 (SLD,System LevelDesign)、电路级设计、物理实现、物理验证和 最终验证 lJ,并在 SOC的整个设计过程 中,正确使 用约束和完成测试生成。首当其冲的是系统级设计 方法的研究。面向SOC系统级的主要研究内容,包 括:软硬件协同设计技术、设计重用技术 、与底层相 结合设计技术。三者相辅相成、相互促进。从系统 图 1 传统 ASIC设计流程 角度讲,希望将设计抽象,抽象将给系统设计带来好 在系统级,算法工程师使用诸如C/C++等高 处。将系统设计划分为行为 (function)和结构 (at- 级编程语言进行系统描述和算法仿真,并进行软硬 chitecture)两个层面来深化设计,行为规定了系统实 件划分。在电路级,硬件设计师首先要花大量的时 现的目标,而结构指如何来实现该 目标。结构包括 间理解硬件功能设计书,之后才能利用 VHDL或 软件和硬件,将行为映射到结构就构成了一个完整 Verilog硬件描述语言进行 电路设计 ;软件工程师则 的系统,因此映射是一个很重要的问题。映射之后, 要根据软件功能描述,对软

文档评论(0)

dfdsfsf + 关注
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档