XilinxXAPP453Spartan-3FPGA的3.3V配置应用指南.pdfVIP

XilinxXAPP453Spartan-3FPGA的3.3V配置应用指南.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
XAPP453 v1.1 2006 年 4 月 3 日 /cn 1 ? 2005-2006 Xilinx, Inc. All rights reserved. XILINX, the Xilinx logo, and other designated brands included herein are trademarks of Xilinx, Inc. All other trademarks are the property of their respective owners. 提要 本应用指南提供了一种方法可从 3.3V 接口对 Spartan?-3 和 Spartan-3L FPGA 进行配置。它 针对每种配置模式都提供了一组经验证的连接框图。这些框图是完整且可直接使用的解决方 案。 简介 通过将位图数据写进配置端口,配置过程将用户的设计写进 FPGA。就 Spartan-3 和 Spartan- 3L 系列而言,配置过程和端口在各方面都是一样的。与端口相关的是一些配置信 号。最简单最直接的接口可使用摆幅为 2.5V 的电压 如使用 LVCMOS25 的标准配置 。这种 接口需要的外部部件最少。 FPGA 不仅可通过配置端口来编程,也可通过 JTAG 边界扫描 接口来进行。最简单的 JTAG 接口也是使用 2.5V 的信号 如 LVCMOS25。 目前许多板上的器件,如 PROM 或微控制器,可能只能够在 FPGA 的配置和 JTAG 端口驱动 3.3V 的信号。在这种情况下,使用 3.3V 信号进行配置是很容易实现的,仅需添加少数几个外 部电阻。 配置和 JTAG 引脚 配置引脚分为两类,专用 Dedicated 或双用 Dual-Purpose。每个专用引脚携带一个为某种 特殊目的专用的信号。每个双用 Dual-Purpose 引脚在配置过程中携带一个指定信号,而在 用户模式时,引脚将用作 I/O。JTAG 引脚全部是专用的。 专用配置引脚为 PROG_B、HSWAP_EN、CCLK、DONE 和 M0-M2。专用 JTAG 引脚为 TDI、 TMS、TCK 和 TDO。所有这些引脚均使用 VCCAUX 来给它们相关的内部电路供电。 双用配置引脚为 INIT_B、DOUT、BUSY、RDWR_B、CS_B 和 DIN/D0-D7。每一引脚,根据 其所在的位置 Bank,可由 Bank 4 VCCO_4 或 Bank 5 VCCO_5 的 VCCO 来供电。所有在 串行模式下使用的引脚 (INIT_B、DOUT 和 DIN)都由 VCCO_4 供电。在并行配置和读回模 式下使用的引脚,不仅需要使用 VCCO_4 来给 D0-D3 和 BUSY 引脚供电,还需要 VCCO_5 来 给 D4-D7、RDWR_B 和 CS_B 引脚供电。 应用指南:Spartan-3 系列 XAPP453 v1.1 2006 年 4 月 3 日 Spartan-3 FPGA 的 3.3V 配置 作者 : Kim Goldblatt R 2 /cn XAPP453 v1.1 2006 年 4 月 3 日 配置和 JTAG 引脚R 表 1 按类别列出配置和 JTAG 引脚并指明相关的供电线。 专用和双用引脚的理想电路结构 专用和双用引脚内部 I/O 结构的主要区别在于供电。图 1 表示针对各个引脚类别理想的双向 I/O 电路。如上所述,VCCAUX 给专用引脚 A 供电,而 VCCO Bank 4 或 5 给双用引脚 B 供电。 只提供输入功能的引脚缺少电路的驱动部分。只提供输出功能的引脚缺少电路的接收部分。一 个漏极开路 open-drain 引脚,比如 INIT_B 或 DONE (当如此配置时),有一个驱动器来拉 低逻辑电平和一个接收器来识别信号状态。 表 1: 专用和双用引脚 引脚 Bank VCCAUX VCCO VREF输出 输入 专用引脚 PROG_B - 2.5V - - - HSWAP_EN - 2.5V - - - TDI - 2.5V - - - TMS - 2.5V - - - TCK - 2.5V - - - TDO - 2.5V - - - CCLK - 2.5V - - - DONE - 2.5V - - - M0-M2 - 2.5V - - - 双用引脚 INIT_B 4 - - VCCO_4 - DOUT 4 - VCCO_4 - - BUSY 4 - VCCO_4 - - DIN 4 - - VCCO_4 - D0-D3 4 - VCCO_4 用于读回 VCCO_4 用于配置 - D4-D7 5 - VCCO_5 用于读回 VCCO_5 用于配置 - RDWR_B 5 - -

文档评论(0)

小玉儿 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档