logo

您所在位置网站首页 > 海量文档  > 电子工程/通信技术 > GSM/GPRS/EDGE

基于FPGA的GPIB总线接口IP核设计【毕业论文+文献综述+开题报告】.doc 52页

本文档一共被下载: ,您可全文免费在线阅读后下载本文档。

  • 支付并下载
  • 收藏该文档
  • 百度一下本文档
  • 修改文档简介
全屏预览

下载提示

1.本站不保证该用户上传的文档完整性,不预览、不比对内容而直接下载产生的反悔问题本站不予受理。
2.该文档所得收入(下载+内容+预览三)归上传者、原创者。
3.登录后可充值,立即自动返金币,充值渠道很便利
特别说明: 下载前务必先预览,自己验证一下是不是你要下载的文档。
  • 内容提供方 chengzhi5201(上传创作收益人)
  • 发布时间:2017-09-14
  • 需要金币350(10金币=人民币1元)
  • 浏览人气
  • 下载次数
  • 收藏次数
  • 文件大小:469 KB
下载过该文档的会员
你可能关注的文档:
(2011届) 毕业设计 题 目:  基于FPGA的GPIB总线接口IP核设计 姓  名:                专  业:   电子信息工程    班  级:     基于FPGA的GPIB接口总线IP核设计 摘 要 当前,片上系统(soc)己成为系统实现的主流技术。流片风险与费用增加、上市时间压力加大、产品功能愈加复杂等因素使得soc.产业逐渐划分为IP提供者、soc设计服务者和芯片集成者三个层次。soc设计已走向基于IP集成的平台设计阶段,经过严格验证质量可靠的IP核成为soc产业中的重要一环。 GPIB控制器芯片是组建自动测试系统的核心,在测试领域应用广泛。文中对GPIB总线进行了简单的描述,根据芯片设计的主要思想,重点在于论述怎样用FPGA来实现IEEE-488.2协议,并详细阐述了GPIB控制器的十种接口功能及其状态机的IP核实现。在设计的时候采用基于模块化设计思想,用VHDL语言完成各模块功能描述,通过Synplify软件的综合,用Modelsim对设计进行了前、后仿真。最后利用生成的模块符号采取类似画电路图的方法完成整个系统芯片的IP软核设计,并用EDA工具下载到了FPGA上。 为了更好地验证设计思想,借助EDA工具对GPIB控制器的工作状态进行了软件仿真,给出仿真结果,仿真波形验证了GPIB控制器的工作符合预想。 关键词:FPGA; GPIB控制器;状态机;IP核 DESIGN IP CORE OF THE GPIB CONTROLLER BASED ON FPGA Abstract SOC has become the main system implementation technology. NRE risks , time-to-market pressure, and ever-increasing design complexity, all these factors drove the SOC industry divided into three parts: IP provider, design service provider, and chip intergrator . The SOC enters a new area: platform-based SOC design with various IP integrations. The strictly verified and reliable IP cores are playing an essential and significant role in the SOC design flow. Meanwhile, a series of new design, verification, manufacture methodologies and EDA tools have been emerging or being developed to handle these issues. GPIB controller is widely used in automatic test field, the analyze of integrate circuit's development in the world and the fact of our staff room.The design and realization of the GPIB controller base on FPGA will be described in details this theme. I only describe the GPIB bus to the point. There emphasis is how to use FPGA to design theIEEE-488.2 protocol and introduce the IP core of GPIB controller ten interfaces function, especially the designing of state machine according to IEEE-488. Basing on the building block design thought, we split the whole system into some little modules, using the VHDL to accomplish them an

发表评论

请自觉遵守互联网相关的政策法规,严禁发布色情、暴力、反动的言论。
用户名: 验证码: 点击我更换图片

“原创力文档”前称为“文档投稿赚钱网”,本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有【成交的100%(原创)】。原创力文档是网络服务平台方,若您的权利被侵害,侵权客服QQ:3005833200 电话:19940600175 欢迎举报,上传者QQ群:784321556