基于EDA实验箱的DDS信号源设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电工电子实验报告 学生姓名:胡水涛 学生学号系别班级:物理系0504班 课程名称:现代电子技术实验(EDA) 报告性质:设计报告 实验地点:现代电子技术实验室 开课学期:20071 成绩评定:A 教师签名:田开坤 一、设计题目:基于EDA实验箱的DDS信号源设计 二、主要技术指标:最小频率分辨率1.4hz 可调频率范围1-70khz 输出电压幅度0-5v 三、实验用仪器: TDS1002数字存储示波器一台,EDA实验箱一台 四、电路工作原理: 系统方框图: 图(1) 该设计主要由51单片机、FPGA、8位数码管、4×4矩阵键盘和8位ADC0800构成。其中FPGA完成键盘扫描、正弦数字信号的产生和数码管的动态显示。单片机负责将FPGA获得的键值进行处理,数码管的显示数据和DDS的频率控制字。ADC负责将FPGA输出的正弦数字信号转化为模拟信号。 1、 DDS的基本原理 DDS的原理框图如图所示。图中相位累加器可在每一个时钟周期来临时将频率控制字(TUNING WORD)所决定的相位增量M累加一次,如果记数大于2N,则自动溢出,而只保留后面的N位数字于累加器中。正弦查询表ROM用于实现从相位累加器输出的相位值到正弦幅度值的转换,然后送到DAC中将正弦幅度值的数字量转变为模拟量,最后通过滤波器输出一个很纯净的正弦波信号。 DDS的原理框图 图(2) DDS的基本参数计算公式 由于相位累加器是N比特的模2加法器,正弦查询表ROM中存储一个周期的正弦波幅度量化数据,所以频率控制字M取最小值1时,每2N个时钟周期相位累加器溢出一次。所以此时有:fs=fC/2N (3.1) 式中fs为累加器溢出信号的频率,fC为时钟频率,N为累加器的位数。 更一般的情况,频率控制字是M时,每2N /M个时钟周期累加器溢出一次。所以此时有:fs = M×fC /2N (3.2) 式(3.2)为DDS系统最基本的公式之一。由此可以得出: 最小溢出频率为:fsmin=fC/2N (3.3) 最大溢出频率为:fsmax = Mmax×fC /2N (3.4) 假设DAC 每信号周期输出的点数为k,那么输出信号频率为fo = fs /k 当k比较大时,可以保证输出信号波形比较平滑。k越大,根据采样定理可知,信号的失真越小。本设计中通过软件和硬件设计,将其采样点数固定为256点,虽然最高频率得到限制,但可以保证较好的波形质量。 3.累加器和ROM波形表的FPGA实现: ALTERA公司提供的MAXPLUSⅡ软件提供了丰富的参数化(LPM)模块,通过直接调用这些模块可以方便的组成累加器和ROM波形表。 首先来实现累加器模块:打开MAXPLUSⅡ软件,新建一个原理图文件(.gdf)在原理图的空白处双击鼠标左键,出现添加对象的窗口,选择c:\maxplus2\max2lib\mega_lpm库,在库中选择lpm add_sub模块,点击OK可以添加此模块,在弹出的对话框中可以配置该模块的参数。根据需要,我们将时钟clock[]、两路数据dataa[]和datab[]和时钟clock设置为used其他设为unsed。配置clock 时, Inversion 的配置,选择(bin,0),在Parameters 栏,设置LPM_WIDTH 为24bit,由于输入使用了时钟,必须配置LPM_PIPELINE(流水线)=1 项,如图(4)所示。 配置完成的累加器模块: 环形累加器模块电路: 添加仿真激励后,仿真波形如图: 累加器输出的结果在每个时钟的上升沿和当前的结果相加。 LPM_ROM的配置:配置同累加器的配置基本相同,选择输入、输出、输入时钟即可。波形数据hex文件可以用keil编译生成,然后添加到LPM_FILE中。配置好的ROM如图所示: 我们把环形累加器的高8位输出作为ROM的地址输出,ROM的8位数据输出作为DAC的地址输入得到DDS的核心电路: 4.4×4矩阵键盘的设计: 矩阵键盘的基本结构如上图所示,移位时钟控制移位寄存器进行移位,每次寄存器只有一位输出为0,当某时刻有按键按下的时候,假设按下的是第5个按键 (第2行第一列),那么当移位寄存器扫描到第二行的时候,它会将第一列的输出拉为0(在没有按键按下的时候,由于所有列线都接有上拉电阻,呈现高电平),当检测到列线有低电平的时候,移位使能输出为0,停止移位,并且发出中断信号,通知控制电路读取键值。移位寄存器的输出和键盘的列线通过编码生成4

文档评论(0)

mx597651661 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档