一种新颖的集成电路版图验证方法.pdf

一种新颖的集成电路版图验证方法.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 33卷第 2期 微 电 子 学 Vo1.33。N_O2 2OO3年 4月 M icroelectronics Apr.2003 文章编号 :1004-3365(2003)02一Ol13-05 一 种新颖的集成电路版图验证方法 汤 炜 ,林争辉 ,朱以南,肖世红 (上海交通大学 大规模集成 电路研究所,上海 200030) 摘 要 : 版 图验证是集成 电路设计的瓶颈之一。文章全面系统地阐述 了超大规模集成 电路 LVS 版 图验证 的原理、方法和基本 的流程 ,着重介绍 了基 于Dracula开发的CMOS、Bipolar和 ABCD (AdvancedBipolarCMOSDMOS)工艺的LVS命令文件,在解决以上工艺的电路 LVS的过程 中, 取得 了令人满意的效果 。 关键词 : VLSI;LVS;版图验证 ;Dracula语言;LDMOS 中图分类号: TN47 文献标识码 : A A New M ethodforLayoutVerification ofIntegratedCircuits TANG W ei,LIN Zheng-hui,ZHU Yi—nan,XIAO Shi—ho~ag (TheLSIResearchInstitute.ShanghaiJiaotongUniversity.Shanghai200030·P.R.China) Abstract: Methods[orlayoutverificationofLVSofVLSI’Saredescribedindetail.Itsprincipleandbasicflow arepresented.A setofLVSrulefilesforCM0S,BipolarandadvancedbipolarCM0SDM0S (ABCD)hasbeen developedinDraculalanguage.ThesefileshavebeenusedinlayoutverificationsofLVSbasedonCM0S。Bipolar andABCD processes,andsatis[actoryresultshavebeenachieved. Keywords: VLSI;Layoutversusschematic (LVS);Layoutverification;Draculalanguage;LDMOS EEACC : 2570A 图和原理图是否一致的工作 。LVS比较版图和原理 1 引 言 图在晶体管级的连接是否正确,并用报告的形式列 出其差异之处。Dracula从图形系统 中产生版图数 为缩短集成 电路的设计周期,确保设计的一次 据。Dracula把GDS2格式的layout文件转换为 lay— 成功,需要一种高效且便于使用的验证方法 。基于 out网表 ,LOGLVS(TheDraculaNetworkCorn— Cadence软件,可以采用Dracula和Diva两种版图 piler)将Schematic或CDL描述的门级和晶体管级 验证工具。两者的主要区别是,Diva是在线的验证 的网表转化为 LVS网表 。从电路的输入、输 出开始, 工具,被集成在 DesignFrameWorkII中,可直接 进行渐进性搜索,找到一条最近的返 回路径。当 点击版图大师上的菜单来启动 。而Dracula是一个 LVS找到一个匹配点,就给匹配的器件和节点一个 单独的验证工具 ,可以独立运行 。相 比之下,Dracula 匹配的状态;当LVS找到非匹

文档评论(0)

阿福 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档