基于FPGA的MAX192控制器仿真设计与研究.pdfVIP

基于FPGA的MAX192控制器仿真设计与研究.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的MAX192控制器仿真设计与研究.pdf

2014年 1O月 计算机工程与设计 0ct.2014 第35卷 第 1O期 COMPUTER ENGINEERING AND DESIGN Vo1.35 No.10 基于FPGA的MAX192控制器仿真设计与研究 张小鸣,张俊玲 (常州大学信息科学与工程学院,江苏常州213000) 摘 要:为减轻微处理器频繁控制A/D转换器转换时序与读取A/D转换结果的负担,提 出串行 A/D转换器MAX192的 FPGA控制方法。根据MAX192多通道转换时序的特点,设计基于FPGA的多通道转换控制器和A/D转换结果寄存器阵 列。由微控制器指定采样周期、采样点数、采样通道顺序和最大转换通道数等参数来控制FPGA,对 MAX192进行转换, 且每个采样通道配置 1个结果寄存器组,其数量由最大采样通道数决定。仿真结果表明,基于FPGA的MAX192控制器对 多通道信号连续转换时,每个通道的平均转换时间与单通道单独转换相比减少了37.5 ;结果寄存器可及时存储每次转换 结果,便于微处理器及时读取 A/D转换结果进行后续快速数字信号处理运算,提高了数据采集系统的实时性,具有工程应 用价值。 关键词:A/D转换器;A/D控制器;多通道转换控制器;结果寄存器;微处理器 中图法分类号:TP391.9 文献标识号:A 文章编号:1000-7024 (2014)10—3422—06 SimulationdesignandresearchofMAX192controllerbasedonFPGA ZHANGXiao—ming,ZHANGJun-ling (SchoolofInformationScienceandEngineering,ChangzhouUniversity,Changzhou213000,China) Abstract:ToreducetheburdenofthemicroprocessoronfrequentlycontrollingtheA/Dconverter’Sconversiontimingandrea- dingA/Dconversionresults,theMAX192controllerdesignmethodbasedontheFPGAwasproposed.Accordingtothecharac— teristicsoftheMAX192multi-channelconversiontiming,themulti-channelswitchcontrollerandthearrayofA/Dconversion resultsregistersweredesigned.Thesamplingperiod,samplingpoints,thesamplingchannelorderandthemaximum conversion parametersweredesignatedbythemicrocontro1ler.A resultsetofregisterswasconfiguredtOeachsamplingchannel,andthe numberwasdecidedbythemaximum samplingchannelnumber.Thesimulationresultshowsthattheaverageconversiontimeof eachchannelisdecreasedby37.5 comparedwiththatofthesinglechann elconversionwhenmulti-channelsequentialconver— sionsarecontrolledbytheMAX192controllerbasedontheFPGA sample Resultsregisterscanstoretheconvertedresultsin timetOfacilitatethemicroprocessortOtimelyreadtheA/Dconversionresultsforsubsequentfastdigitalsignalprocessingopera— tions.Thetimelinessofthedataacquisitio

文档评论(0)

kittymm + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档