第3章_组合逻辑电路.ppt

  1. 1、本文档共89页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章_组合逻辑电路,组合逻辑电路,组合逻辑电路实验报告,组合逻辑电路设计,组合逻辑电路设计例题,组合逻辑电路2760的设计,组合逻辑电路实验,组合逻辑电路分析,组合逻辑电路习题,组合逻辑电路的特点

0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 3.7.4 算术逻辑单元 3.7.4 算术逻辑单元 将真值表转化为最简的与或表达式,其结果为: 变换为: 3.7.4 算术逻辑单元 同理可写出Ci+1的表达式: 根据表达式画出的ALU逻辑图如图3-44所示。 3.7.4 算术逻辑单元 3.8 奇偶校验电路 奇偶校验电路是根据传输代码的奇偶性检查数据传输过程中是否出现错误的电路。 3.8.1 奇偶校验的基本原理 奇偶校验的基本方法就是在待发送的有效数据位(信息码)之外再增加一位奇偶校验位(又称监督码)构成传输码。 校验位的加入,使传输码中含1的个数可以为奇数(奇校验),也可以是偶数(偶校验)。 在接收端通过检查接收到的传输码中1的个数的奇偶性,就可以判断传输过程中是否出现了错误。 3.8.1 奇偶校验的基本原理 奇偶校验的原理框图 3.8.1 奇偶校验的基本原理 【例3-20】 结合图3-46所示的原理图,试设计三位二进制码的并行奇校验电路。 解:假设三位二进制码用A、B、C组合表示,奇偶发生器产生的奇校验位用WOD1表示,奇偶校验器的奇校验输出用WOD2表示。 列出如表所示的三位二进制码的奇校验传输码表 由表可得奇偶发生器的输出 也可得奇偶校验器的输出 3.8.1 奇偶校验的基本原理 3.4.1 二进制译码器 由逻辑图可写出译码器的各输出函数表达式: 3.4.1 二进制译码器 【例3-8】 试用3线-8线译码器74HC138组成4线-16线译码器,输出为低电平有效。 解:4线-16线译码器的输出端有16个,而74HC138的输出端为8个,因此需要用2片74HC138来组成4线-16线译码器。 定义:1号片的输出对应于4线-16线译码器的输出端 ~ ,2号片的输出则对应于输出端 ~ 。74HC138有3个代码输入端 ~ ,而4线-16线译码器的代码输入端 ~ 为4个,因此只能利用一个使能控制端作为第4个输入端。 3.4.1 二进制译码器 【例3-8】 试用3线-8线译码器74HC138组成4线-16线译码器,输出为低电平有效。 3.4.2 二-十进制译码器 二-十进制译码器输入为一组BCD代码,输出则是一组高、低电平信号。 74HC42是CMOS二-十进制译码器。 3.4.2 二-十进制译码器 74HC42是CMOS二-十进制译码器。 3.4.3 半导体数码管和七段字形译码器 半导体数码管是用发光二极管(简称LED)组成的字形来显示数字。 半导体数码管有共阳极和共阴极两种类型。 3.4.3 半导体数码管和七段字形译码器 7448是输出高电平有效的七段字形译码器。 3.4.3 半导体数码管和七段字形译码器 译码器7448驱动共阴数码管的接线图 3.4.3 半导体数码管和七段字形译码器 输出低电平有效的译码器7447驱动共阳数码管的接线图 3.5 数据分配器与数据选择器 3.5.1 数据分配器 数据分配器可以将一路数据分配到多路通道中去。 3.5 数据分配器与数据选择器 3.5.1 数据分配器 【例3-10】 试用74HC138实现反码输出的八路数据分配器。 解:八路数据分配器的地址选择输入端需要3个,而74HC138的代码输入端也为3个,且二者功能相同。74HC138的代码输入端当作数据分配器的地址选择输入端。这样,74HC138的输入端就仅剩下3个使能输入端,八路数据分配器的数据输入端就必须从3个使能输入端中选取。 3.5 数据分配器与数据选择器 3.5.1 数据分配器 【例3-10】 试用74HC138实现反码输出的八路数据分配器。 3.5.2 数据选择器 数据选择器(multiplexer)是在地址选择信号的控制下,从多路输入数据中选择一路作为输出的电路,又叫多路开关,简称MUX。 3.5.2 数据选择器 CD4512是具有三态输出功能的CMOS八选一数据选择器。 D7~ D0为8个数据输入端,F为数据输出端,A2A1A0是地址选择输入端。 为允许输入端。 3.6 数值比较电路 数值比较电路(magnitude comparator)是用来比较两个二进制数的大小或是否相等的电路。 3.6.1 比较原理 比较两个二进制数的大小要从最高位开始比较至最低位,比较结果为相等、小于和大于三种情况中的一种。 3.6.2 一位比较器 【例3-12】 试设计一位数值比较器,用来比

文档评论(0)

mydoc + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档