对振镜式激光打标控制器深入的研究.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
  振镜式激光打标控制器 随着激光打标机应用范围的不断扩大,对激光打标的速度和精度要求也越来越高。TI公司的TMS320F2812DSP,是专门为工业控制应用而设计的高速处理器,应用其来开发激光打标控制器具有实际意义,文中设计的激光打标控制器应用前景广阔。   1 控制器的工作原理   振镜式激光打标控制器上位机是安装了打标软件的计算机,文字和图形通过图像处理成大量的打标数据,并在打标软件界面上显示出效果图。打标数据由USB总线传输到扩展存储器RAM上,再由DSP按顺序取出送入到D/A转换芯片中,D/A芯片转换后输出-5~5 V的模拟电压驱动扫描振镜和控制激光电源的功率,并由一路GPIO(通用输入/输出)引脚控制激光能量的开关,x、y轴振镜控制激光焦点在二维平面上有序移动来完成各种形式的文字、图形打标。   2 振镜式激光打标控制器的硬件电路设计   系统的原理框图如图1所示。振镜式激光打标控制器主要有USB通讯电路、扩展存储器电路、D/A转换电路和CPLD电路。      2.1 USB通讯接口   USB通讯模块采用Cypress公司的CY7C68013,USB与DSP的连接方法有FIFO和GPIF两种,在本系统中采用了FIFO方式,读写信号由CPLD和DSP提供。USB芯片的SLOE连接到DSP的外部中断,其他控制信号由DSP通过CPLD译码后与USB芯片连接,DSP的数据线和两路地址线直接与USB相连。   2.2 高速D/A转换电路   数模转换部分为控制器的关键部分。本系统中需要三路D/A,分别控制振镜x轴和振镜y轴以及激光功率。对于本系统AD7836的主要技术参数都符合要求:   (1)单片4路14位D/A转换;(2)电压输出,最大电压输出范围是±10 V;(3)输出电压的建立时间典型值为16 μs。   D/A电压分辨率为:5 V/213=O.61 mV。双极性和单极性电压输出相比电路省去了改变电压极性的运算放大器,使电路得到简化。   Ad7836支持与16位以上微处理器和DSP的接口,包括14位数据线,3位地址线A0、A1、A2,控制信号CS、CLR、WR、SEL。CS处于低电平是AD7836被选中;只有CLR处于高电平时D/A转换器内部数据寄存器值才能控制模拟电压输出值;WR为低电平有效,可以联合CS使数据写入输入缓存器内。SEL为高电平时用户设定的寄存器E值输出到VOUT,故可接地。当系统工作时,由于采用外部接口XINTF,对D/A芯片的操作和从SRAM中读写数据一样,控制D/A芯片的外部接口2区的起始地址是0X08 0000。可以在程序中随时改变相应值来控制D/A转换的电压值,进而控制打标点的位置。如要打标图片,则可以按逐行扫描的方式输出各打标点的位置和激光能量。   DSP与AD7836的引脚连接如图2所示。      由于使用的振镜的驱动电压范围也是±5 V,在本系统中各通道的参考电压VREF(+)和VREF(-)分别接±2.5 V。精确±2.5 V参照电压在硬件电路设计中采用Microehip公司的专用2.5 V电压基准源MCPl525和OP运算放大器MCP606。如图3所示,+2.5 V的电压基准由MCPl525产生后,为了降低噪音,采用了RC低通滤波和MCP606,在这里MCP606作为电压跟随器使用。如图4所示,-2.5 V电压则由+2.5 V通过两个等值电阻和MCP606构成的分压器产生。         AD7836和DSP的引脚电压不同,故不能直接相连,系统中选用了SN74ALVCl64245芯片来隔离两边的数据总线。其输出使能控制引脚OE1和OE2均接低电平,数据线的方向DIR1和DIR2都接高电平,保证芯片输出端随输入端即时变化。   2.3 扩展数据存储器   存储器用来暂存从上位机传来的打标数据,外部扩展存储器采用IS61LV51216,为512 kB,16位的SRAM存储器,共有19位地址总线,16位数据总线。本系统中SARAM存取时间为10 ns,CMOS工艺,3.3 V供电,输入输出为TTL兼容,适合作为DSP的外部扩展存储器。存储器通过DSP的外部接口XINTF扩展,采用F2812的/XZCS6AND7引脚作为片选,因此对应于存储器映射的外部接口6区,地址范围为0X10 0000~0X17FFFF。   2.4 CPLD系统   本系统中CPLD采用Altera公司的MAX3000A系列的EPM3256A芯片,CPLD的固件用软件MAX+plusII设计。CPLD主要用来控制USB芯片的数据传输,并由其扩展出中断按键和液晶显示模块。另外DSP系统预留了多路GPIO接口,可以控制步进电机组成的多维运动控制平台。通过预留GPIO口并使用CPLD芯片,使系统的可扩展

您可能关注的文档

文档评论(0)

smdh + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档