嵌入式系统双口存储器应用研究.pdfVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
维普资讯 第29卷 第 l2期 计算机工程与设计 2008年6月 Vo1.29 No.12 ComputerEngineeringandDesign June2008 嵌入式系统双口存储器应用研究 范庆辉 , 张 蕾 , 阳富民 (1河南科技大学 电子信息工程学院,河南洛阳471003;2.华中科技大学 计算机学院,湖北 武汉430074) 摘 要:在含多CPU的嵌入式系统 中,CPU之间的通讯和数据传输是其重要 的组成部分。以数字硬盘录像机 (DVR)为硬件平 台,在简要介绍DVR系统结构和硬件设计的基础上 ,通过提供双 口存储器的驱动程序对基于双 口存储器的数字信号处理器 (DSP)与CPU之间通讯和数据传输进行了研究。通过共享双 口存储器的存储单元,有效地 实现 了DVR系统中对DSP解码过 程 的控制和音视频数据 的传输 。 关键词:嵌入式系统;数字视频录像机;双 口存储器;驱动;数字信号处理器 中图法分类号:TP391 文献标识码:A 文章编号:1000-7024(2008)12-3085-03 Applicationresearchofdual—portram basedonembeddedsystem FANQing—hui, ZHANGLei,YANGFu-min (1.CollegeofElectronicInformationEngineering,HenanUniversityofScienceandTechnology,Luoyang471003,China; 2.CollegeofComputer,HuazhongUniversiytofScienceandTechnology,Wuhan430074,China) Abstract:Communicationanddatatransmissionaretheimportantcomponentofembeddedmulti-CPU systems.Firstly,therachitecture ofDVR naddual-portRAl shardwaredesignareinrtoduced.Secondly, therealizationabouthtecommunicationbetweenDSPnad CPU bythedual-portispresentedindeatil.Thoughsharingmemory,theefficiencyandpowerfulfun ctionalityofcommun icationand mediadaatrtansmissionarerealized. Keywords:embdededsy~em;digitalvideorecorder;dual-portRAM;driver;DSP 器芯片IDT71V30对嵌入式系统中的CPU与DSP的通讯和数 0 引 言 据传输进行了研究。IDT71V30是采用 CMOS工艺制造的l 为了满足智能化、实时性、数据处理等方面的需求,目前 K~8的高速双端 口静态 RAM,由IO/控制、仲裁与中断逻辑、 越来越多的嵌入式系统采用多CPU或CPU与DSP(digiatlsignal 存储单元矩阵和地址解码器等部分构成”。 processing)相结合的体系结构。采用的多处理器能够并行的 1 数字视频录像机体系结构 工作来有效地解决单处理器处理能力有限的问题。采用CPU 和DSP相结合的结构则可以充分发挥 CPU控制能力强、DSP DVR的总体结构如图l所示,其中MPEG4编码部分采用 运算能力强的优势,避免CPU的运算速度慢,DSP控制能力弱 的芯片是 IME

文档评论(0)

jingpinwedang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档