华师网络学院作业答案-计算机组成原理计算题.docVIP

华师网络学院作业答案-计算机组成原理计算题.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
若某计算机的主频为800MHz,每个CPU周期平均包含4个主频周期,每个指令周期平均有3个CPU周期,问: (1)该机平均指令的执行速度为多少MIPS(百万条指令每秒)? (2)若主频提高到1000MHz,每个CPU周期平均包含2个主频周期,采用流水线方式,每个指令周期平均为1.2个CPU周期,则平均指令的执行速度又是多少MIPS? 答案: 1)因为机器主频为f=800MHz,所以主频周期T=1/(800×106) =0.00125(μs),每个CPU周期平均包含4个主频周期,所以CPU周期 TCPU=4 T=4×0.00125(μs)=0.005(μs) 指令周期 T指令=3 TCPU=3×0.005=0.015 (μs) 则指令的执行速度V1=1/ T指令=1/0.015 (μs) =66.7 (MIPS) (或800÷(4×3)=66.7 (MIPS) ) (2) 1000÷(2×1.2)=416.7 (MIPS) 设机器字长为8位(运算时为9位),已知二进制数X=-101101,Y=100110,试用双符号位补码求X+Y和X-Y的值,要求写出计算机中的运算步骤,并指出是否有溢出。 答案: ? 32位的微处理器,它有16位外部数据总线,总线的时钟频率是40MHz,假定一个总线事务的最短周期是4个时钟周期,问这个处理器的最大数据传输率是多少?如果将数据总线的宽度扩展为32位,那么处理器的最大数据传输率提高到多少?这种措施与加倍外部总线时钟频率的措施相比,哪种更好? 一种单地址指令格式如下所示,其中I为间接特征,X为寻址模式,D为形式地址。I,X,D组成该指令的操作数有效地址E。设R1为变址寄存器,R2为基址寄存器,PC为程序计数器,请写出下表中各种寻址方式名称。 OP I X D ???? 寻址方式名称 ????????? I ??????????? X ????? 有效地址E 立即寻址 ????????? 0 ?????????? 00 ??? E=D 相对寻址 ????????? 0 ?????????? 01 ??? E=(PC)+D 变址寻址 ????????? 0 ?????????? 10 ??? E=(R)+D 寄存寻址 ????????? 0 ?????????? 11 ??? E=(R)+D,D=0 直接寻址 ????????? 1 ?????????? 00 ??? E=(D) 相对间接寻址 ????????? 1 ?????????? 01 ??? E=((PC)+D) 变址间接式 ????????? 1 ?????????? 10 ??? E=((R)+D) 寄存器间接寻址 ????????? 1 ?????????? 11 ??? E=((R)+D),D=0 立即寻址相对寻址变址寻址寄存寻址直接寻址寄存器间接寻址4级指令流水线,分别完成取指、指令译码并且取数、运算、送结果四步操作。假设完成各步操作的时间依次为15ns,17ns,16ns,15ns。请问: (1) 流水线操作的时钟周期应设计为多少? 1)?流水线的操作时钟周期?t应按四步操作中最长时间来考虑,?所以t=100ns (2) I和I+1是:ADD R1,R3和SUB R3,R5。前者完成 (R1)+(R3) → R3的操作;后者完成 (R3) - (R5) → R5的操作,问是否发生数据相关?假设在硬件上不采取措施,那么第I+1条指令要推迟多少时间进行? (3) 如果在硬件设计上加以改进,至少需推迟多少时间? (3)如果硬件上加以改进(采取旁路技术),这样只需推迟1个操作时钟周期就能得到所需数据,即t=100ns(1) 流水线操作的时钟周期应设计为17ns。 (2) 发生数据相关。假设在硬件上不采取措施,那么第I+1条指令要推迟两个时钟周期即34ns进行。 (3) 如果硬件上加以改进20位地址和32位字长的存储器,由256K×8位DRAM芯片构成。问 1)该存储器能存储多少个字节的信息? 2)总共需要多少DRAM芯片?需要多少位地址作芯片选择? 3)画出该存储器的组成逻辑框图。 存储器容量为64M字,字长64位,模块数m = 8,分别用顺序方式和交叉方式进行组织。存储周期T = 100ns,数据总线宽度为64位,总线周期τ= 20ns .问顺序存储器和交叉存储器的带宽各是多少? 答案: q=64位×8=512位 顺序存储器和交叉存储器读出8个字的时间分别是: t2=mT=8×100ns=8×10-7 (s) t1=T+ (m-1)τ =100+7×20= 2.4×10(s) 顺序存储器带宽是: W2= q/t2=512÷(8×10-7)=64×107(位/S) 交叉存储器带宽是: W1=q/t1=

文档评论(0)

9885fp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档