- 1、本文档共82页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
模电 第五章 集成运算放大电路
特点: 电路结构简单 具有温度补偿作用 特点: 电路结构简单 温度补偿作用更好( ) 特点: 引入了 提高了恒流源对电源 变化的稳定性 提高了恒流源对温度 变化的稳定性 作业:P 218 5-6 5-7 5-9 5-10 小结 一、集成电路的特点(了解) 二、集成运放的基本组成部分 1.偏置电路(理解电流源的工作原理) 2.输入级:差分放大电路的工作原理 差分放大电路的静态和动态分析 四种输入、输出方式 信号的分类 3.中间级 4.输出级 三、集成运放的主要技术指标 5.3 集成运放的典型电路 典型的集成运放 双极型集成运放 F007 CMOS 集成运放 C14573 一、引脚 5.3.1 双极型集成运放 F007 图 5.3.1 F007 的引脚及连接示意图 (a) (b)连接示意图 二、电路原理图 图 5.3.2 F007 电路原理图 1. 偏置电路 +VCC VT8 -VCC VT9 VT12 VT13 VT10 VT11 R4 R5 I8 I3,4 IC9 IC10 IREF IC12 至输入级 至中间级 基准电流: 基准电流产生各放大级所需的偏置电流。 各路偏置电流的关系: IREF I11 IC10 I3, 4 IC9 IC8 IC12 IC13 微电流源 镜像电流源 输入级 镜像电流源 中间级 输出级 图 5.3.3 F007 的偏置电路 2. 输入级 VT1、VT2、VT3、VT4 组成共集 - 共基差分放大电路电路;VT1、VT2 基极接收差分输入信号。 VT5、VT6 有源负载; VT4 集电极送出单端输出信号至中间级。 uI2 uO RW 调零电阻,R 外接电阻。 VT7 与R2 组成射极输出器。 +VCC -VEE VT6 R1 I3,4 IC10 IC9 R2 R3 R RW VT4 VT2 VT7 VT5 VT3 VT1 VT8 VT9 uI 图 5. 3. 4 若暂不考虑 VT7 和调零电路则电路可简化为: +VCC -VEE I3,4 VT4 VT2 VT3 VT1 I8 RC RC uI1 uI2 uO 1. VT1、VT2 共集组态,具有较高的差模输入电阻和共模输入电压。 2. 共基组态的 VT3、VT4,与有源负载 VT5、VT6 组合,可以得到很高的电压放大倍数。 3. VT3、VT4 共基接法能改善频率响应。 4. 该电路具有共模负反馈,能减小温漂,提高共模抑制比。 图 5.3.5 简化示意图 3. 中间级 图 5.3.6 中间级示意图 +VCC -VEE VT15 VT16 IC13 R7 ? VT17 R8 30pF ? 输入来自 VT4 和 VT6集电极; 输出接在输出级的两个互补对称放大管的基极。 中间级 VT16、 VT17 组成复合管, VT13 作为其有源负载。 8、9两端外接30pF 校正电容防止产生自激振荡。 4. 输出级 IC13 R8 uo +VCC -VEE VT14 uI VD1 R9 R10 VT19 VT18 R7 VT15 VD2 图 5.3.7 F007 输出级原理电路 VT14、 VT18 、VT19 准互补对称电路; VD1、 VD2 、R9、R10 过载保护电路; VT15 、R7、R8 为功率管提供静态基流。 调节 R7、R8 阻值可调节两个功率管之间的电压差。这种电路称为 UBE 扩大电路。 5.5 理想运算放大器 5.5.1 理想运放的技术指标 开环差模电压增益 Aod = ∞; 输出电阻 ro = 0; 共模抑制比 KCMR = ∞; 差模输入电阻 rid = ∞; UIO = 0、IIO = 0、 ?UIO = ?IIO = 0; 输入偏置电流 IIB = 0; - 3 dB 带宽 fH = ∞ ,等等。 5.5.2 理想运放工作在线性区时的特点 输出电压与其两个输入端的电压之间存在线性放大关系,即 + Aod 理想运放工作在线性区特点: 1. 理想运放的差模输入电压等于零 即 ——“虚短” 图 5.5.1 集成运放的电压和电流 2. 理想运放的输入电流等于零 由于 rid = ∞,两个输入端均没有电流,即
文档评论(0)