DVI—IP核究与设计.pdfVIP

  1. 1、本文档共74页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DVI—IP核究与设计.pdf

摘 要 输速率,降低了电路的功耗和信号传输中产生的电磁干扰,它已经成为PC与LCD 相连的标准接口,得到广泛应用。DVI--IP核包括发送器和接收器两部分。本文根 据DVll.0规范要求对DVI接收器进行了研究与设计。 DVI接收器电路的作用是将电缆上传送过来的符合DVll.0规范要求的T.M.D.s 数据和时钟信号通过时钟/数据恢复电路恢复时钟信号和tM-D.s并行数据,并通过 解码器将T.M.D.s数据转换成像素数据,完成数据的解码。它包括阻抗匹配电路、 放大电路、锁存电路、时钟,数据恢复电路、采样器、帧定位电路、解码器等部分。 在时钟,数据恢复电路中,作者改进了电荷泵的设计,能有效抑制来自PFD的相噪声, 能够减小VCO控制电压的电荷泄露,从而使输出频率更稳定;采用3×过采样技术 降低了偏移产生的数据错误;作者独立设计了数字锁相环电路和帧定位电路,完成 r串行数据的并行化。本文提供这种高速数字视频接口系统,使用低成本的标准 CMOS技术,能够有效降低在显示器系统中的电磁于扰和功耗问题。 本文所设计的DVI.receiver (1600X 1200像素)的显示模式。可以传输的最大数据率达到1.65Gbit/s。模拟锁相 环模块和数字锁相环模块构成了时钟和数据恢复系统,主要负责对高速串行数据流 的处理,实现时钟和数据的重建。字节调整模块电路主要负责对通道间同步的处理, 实现通道同步。解码器主要负责T.M.D.s.的解码,实现像素数据、控制信号的重建。 【关键词】数字视频接口,锁相环,解码器,3x过采样,时钟与数据恢复 . = :。 垒!!竺苎! Abstract Since VisualInterfaceCall a offertransferrateuDtO1.65Gb/sfor Digital the interconnectionbetweenthehost andthe computerLCD,significantpower improvement anddrasticEMI has becomeastandardinterfacebetweenthePC reduction,it andLCD beenused core and consistsofatransmitterandareceiver.The widely.DVl一IP and study ofreceiverare inthisthesis. design presented TheDVI isusedtO ofT.M.D.Sandclock receiver receivethe thatmeetall signals inDVll.0into clockand of cable,rebuilt T.M.D.S, signals

您可能关注的文档

文档评论(0)

chengben002424 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档