- 1、本文档共70页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA在数字接收机中的应用研究.pdf
Y398132
摘要
本文以三次群光接收机的研制为背景,研究了数字分接技术的FPGA实现
技术,设计实现了完整的三次群光接收机,线路码速率达67.584Mbit/s。
文中首先对数字复接技术中的同步复接和异步复接进行了较系统的介绍,
对其实现方法进行了详细的阐述。在此基础之上实现了准同步复接的二次群分
接器和三次群光端机的信号处理中的同步分接部分。其次,详细讨论了全数字
锁相环的实现方法,给出了具体的实现模拟波形。针对本课题中用到的时钟提
取,分析并提出了用于低速时钟提取的FPGA实现方法和高速时钟提取的实现
方法。分析了低速时钟提取方法的性能。此外还对光线路码型181H码型的构
成作了详细的介绍。在对各种光接收模块进行分析的基础上,选用了HP.2316T
光接懊模块,设计了接收电路。
f
f文中的数字信号处理部分,包含同步分接、准同步分接、数字锁相环、低
速时钟提取、扰码、HDB3编码等功能的实现均采用了XINLINX公司生产的
1
心模块。』
关键词:光接收机,数字复接,全数字锁相环,现场可编程门阵列#FPGA痒
时钟提取
一—————————雨孺i殍丽习砸函r—~~—]
Abstract
,
thethirdorder have
on of
Basedthe receiver,this
development optical paper
the theFPGAand thewholethird
realized implemented
digital using
multiplexing
is
Thelinetransmissionrate67.584Mbit/s.
order receivercircuit
optical
introducedthe and
Firstly,the synchronousmultiplexing
’~ paper
口 anddescribedhowto inthe The
implement
multiplexing project
plesiochronous
basedon and
secondorder circuit plesiochronous the
demultiplexer
文档评论(0)