- 1、本文档共71页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浮点32位ds中dma模块ip建库技术研究
摘要
在对数字信号进行高速实时处理SOC芯片中,常常需要DSP核作为其主要的
m单元。C32浮点型DSP处理器是面向数字信号处理的,具有高度的实时性。本
文主要研究了C32中DMA模块的口软核设计工作。
DMA控制器是可编程的外围设备,它在不干涉CPU操作的情况下,传输
数据块到存储器映射的任何位置。DMA有专用的片内地址和数据总线,所有DMA
访问都通过DMA的专用总线,并且由DMA控制器控制。DMA可以被外部
(N乃.O)、内部的(片内定时器和串口)中断触发运行,传输完成后可以向CPLI
发出中断请求。
根据以上所提出的DMA功能及原理,本文首先对DMA模块行为级的设计
作了介绍,将其细化到具体时序驱动的行为,阐述了模块内部的控制流和数据流
信号之间的关系,建立了DMA模块行为模型。并在此基础上对该DMA的结构
设计进行了详细介绍,按照一般数字系统的结构,分别设计了DMA的控制部分
和数据传输部分,并对其主要电路模块进行了介绍。
Transfer
Level,寄存器传输级)划分,完成了地址状态机、读写状态机、加减控
HDL对
制逻辑、加减单元、比较单元、中断产生单元等的设计。并采用Verilog
其进行了RTL级描述,最后根据控制寄存器中START位和SYNC位的不同情况,
对DMA整体作了仿真验证工作。仿真结果表明,该设计能完全满足系统要求。
关键词:SOC芯片IP建库DMA控制器寄存器传输级
Abstract 3
Abstract
In SOC of ofrealtime isDSPas
high
speedchipdisposing di西talsignal,there
main unit.Therefore,wedeveloped C32.C32is usedin
processing compatible chiefly
embedded thecharacterofreal-time.Thisconcentrate
system,whichpossesses paper
on疋coreofDMAwhichisone ofDSE
design part
is
DMAcontrollera whichcan data
programmableperipheralequipment transfer
blockbetweendifferent unitsincaseofnot CPU
memory interruptingoperation.
DMA
controllerhasdedicatedaddressbusanddatabusforDMA
on-chip transfers,
whicharecontrolledDMA carlfun orcallbe
register.DMA
constantly triggeredby
exterior andserial theend
interruption(INT3—0)、interiorinter
文档评论(0)