高速通道仿真与优化自动化.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高速通道仿真与优化自动化

• 基于DOE的高速通道仿真与优化 ANSYS CHINA 李可舟 一个完整的PCIE高速通道链路 整个高速链路包括 1. Pad 2. 封装 3. Ball 4. Socket (S 参数) 5. 过孔 6. PCB Board 7. PCI Connector 8. PCI Board 如此多考虑因素组成巨大的设计空间 什么是DOE DOE (Design of Experiment ),是一种通过安排试验和分析试验数据来研 究和处理多因子不多响应变量关系的一种科学方法。DOE的优势在于通过试验迚行 合理安排,以较小的试验规模(试验次数),较短的试验周期和较低的试验成本, 考察获得理想的试验结果以及得出科学的结论。 9个试验点的分布 Response Surface ANSYS Designer介绍 高性能线性/非线性、时/频域电路与系统仿真工具,支持SPICE模型,IBIS 模型、IBIS-AMI模型、S参数模型和Matlab模型等。其仿真引擎集直流分析、时 域瞬态分析、高速通道统计分析、快速眼图/统计眼图分析、谐波平衡分析、电 路调制包络分析等,兼容HSPICE和Spectre网表。通过与三维全波电磁场仿真 工具HFSS,以及PCB整板SI/PI和EMI/EMC仿真工具SIwave双向耦合,方便地 对PCB、数模混合电路、射频微波电路和高速串行电路的时域和频域进行仿真 分析,可以得到信号波形、眼图、同步开关噪声(SSN )、电源地波动、数模 干扰、电磁兼容指标等 ANSYS DesignXplorer介绍 ANSYS DesignXplorer是功能强大而方便易用的多目标优化模块,其结合了传 统与非传统的最佳化方法,使用者可以同时考虑多个设计方案,修改现有产品, 或是针对新条件快速得到最佳化方案。ANSYS DesignXplorer 的分析结果以图 形与数据为呈现方式,方便找到影响产品性能的重要因子。在其拥有的DOE 技 术中, 据输入参数的数目,利用蒙特卡罗抽样技术,采集设计参数样点,计算每 个样点的响应结果,利用二次插值函数等方法构造设计空间的响应面或设计曲 线。 ANSYS Workbench介绍 ANSYS Workbench是ANSYS公司提出的协同仿真环境,是一个集成多学科领 域技术的仿真系统。以产品数据管理为核心,实现产品研制的并行仿真和异地 仿真。所有不仿真工作相关的人、技术、数据在这个统一环境中协同工作,各 类数据乊间的交流、通讯和共享皆可在这个环境中完成 。 Workbench 对PCIE高速通道设计空间进行探索的主要过程  在Workbench中建立Designer工程  在Designer中建立参数化的PCIE高速通道 仿真链路  设置需要由DesignXplorer迚行探索的参 数  在Workbench中使用DOE方法,生成 PCEI高速通道的Response Surface  从Response Surface中找到最佳参数组 合并验证 在Workbench中建立Designer工程 将Designer集成到Workbench中 1. 运行“开始菜单-ANSYS

文档评论(0)

牛X文档 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档