- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
题 目 基于verilog hdl的异步FIFO设计
学生姓名 薛博阳 学号 1113014175
所在学院 物理与电信工程学院
专业班级 电子1105
指导教师 吴燕 __ ____ __
完成地点 博远楼实验室
年 月 日
基于Verilog HDL的异步FIFO设计与实现
摘 要
在现代IC设计中,特别是在模块与外围芯片的通信设计中,多时钟域的情况不可避免。当数据从一个时钟域传递到另一个域,并且目标时钟域与源时钟域不相关时,这些域中的动作是不相关的,从而消除了同步操作的可能性,并使系统重复地进入亚稳定状态,造成系统时钟时序上的紊乱。为了有效的解决这个问题,我们采用一种异步FIFO(先进先 出)存储器来实现。本文提出一种新颖的异步FIFO设计方案,它通过先比较读写地址并结合象限检测法产生异步的空/满标志,再把异步的空/满标志同步到相应的时钟域。通过仿真验证,该方法是稳定有效的。
关键词:异步;FIFO;亚稳态;格雷码;结绳法
Design and accomplish asynchronous FIFO based on Verilog HDL
Abstract
In modern IC design, particularly in the communications module and peripheral chip design, multiple clock domains of the inevitable. When data passes from one clock domain to another domain, and the target clock domains are not associated with the source clock domain, these domains are not related movements, thus eliminating the possibility of simultaneous operation and allows the system to enter the sub-repeat steady-state, causing disorder on the system clock timing. In order to effectively solve this problem, we use a asynchronous FIFO (FIFO) memory to achieve. This paper proposes a novel asynchronous FIFO design, which compared reading and writing through the first address and generate an asynchronous combination of quadrant detection empty / full flag, then asynchronous empty / full flag synchronized to the corresponding clock domain. The simulation results that the method is stable and effective.
Key Words: asynchronous; FIFO; metastable state; Gray code; tie knots France
目 录
1 引言 1
1.1 FIFO研究意义 1
1.2 生产需求状况 1
1.3 存储器外发展状况 2
1.4 FIFO设计技术简介 4
1.4.1 基于信元的FIFO设计方法 4
1.4.2 基于SRAM/DRAM的大容量FIFO的设计与实
您可能关注的文档
- 基于java的oa系统的制作大学本科毕业(设计)论文.doc
- 基于java的高校科研管理系统的设计与实现本科生毕业(设计)论文.doc
- 基于java的网上订餐系统后台的实现本科生毕业(设计)论文餐饮管理系统.doc
- 基于java平台藏式打骰子的设计与实现本科生毕业(设计)论文.doc
- 基于labview的自动测试系统实验平台本科生毕业(设计)论文.doc
- 基于lbs的信息采集系统设计论文与实现本科生毕业(设计)论文.doc
- 基于lpc1754条形码打印设计大学本科毕业(设计)论文.doc
- 基于matlab的iir数字滤波器的设计与dsp实现本科生毕业(设计)论文.doc
- 基于matlab的扩频通信系统仿真本科生毕业(设计)论文.doc
- 基于matlab的心音信号的采集和分析本科生毕业(设计)论文.doc
- 基于vhdl的红外遥控编译码器大学本科毕业(设计)论文.doc
- 基于web460的课程网站设计与实现本科生毕业(设计)论文.doc
- 基于web的成绩管理系统的设计与实现本科生毕业(设计)论文.doc
- 基于web的深蓝科技网站的设计与实现本科生毕业(设计)论文.doc
- 基于web信息管理系统设计论文与实现大学本科毕业(设计)论文.doc
- 基于安卓手机的无线数字化磁力仪本科生毕业(设计)论文.doc
- 基于半导体采集的指纹门锁的设计本科生毕业(设计)论文.doc
- 基于变频器和plc的卷笼机控制系统设计本科生毕业(设计)论文.doc
- 基于超声测距的汽车防撞系统本科生毕业(设计)论文.doc
- 基于称重法实现的硬币计值与计数装置本科生毕业(设计)论文.doc
最近下载
- 2025年云南省地质灾害治理验收规程.pdf VIP
- 网店推广认知—网店推广新技术.pptx VIP
- BS EN 62381-2012 流程工业自动化系统-工厂验收测 试(FAT)、现场验收测试(SAT)和现场集成测 试(SIT).pdf VIP
- 高分子材料化学试题3试题及答案.docx VIP
- 初中历史人教版(部编)第9课 秦统一中国部优课件.pptx VIP
- 11、飞行管理、导航试题及答案.docx VIP
- 小学英语语法some和any练习题.pdf VIP
- 供货意向协议书样本.docx VIP
- 南京工业大学2019-2020_一_物化试卷A试卷.docx VIP
- 九江学院2017—2018 学年度第一学期(期末)考试《大学语文》试卷.doc VIP
原创力文档


文档评论(0)