1、2EDA简介与可编程逻辑器件PLD教程讲解.pptVIP

1、2EDA简介与可编程逻辑器件PLD教程讲解.ppt

  1. 1、本文档共42页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PLD的主要开发软件及开发商有: CPLD开发软件Max Plus 2(Quatues)—Altera公司 FPGA开发软件Fundation—XiLinX公司 ISPLSI开发软件 Expert(Synario)—Lattice公司 集成化开发系统软件包 —— 优秀PLD开发程序的集成 XACT5.0 —XinLinX公司 ISP Synario System—Lattice公司 PLD的发展 PAL(Programmable Array Logic) GAL(Generic Array Logic) CPLD(触发器有限而乘积项丰富的算法和组合逻辑结构.系统断电编程信息不丢失) FPGA(触发器丰富的时序逻辑结构,编程信息在系统断电时丢失,故可动态配置) CPLD的设计原理 数字电路可以用逻辑表达式来表示。 如一位全加器可以根据真值表写出它的逻辑表达式: Sum=xyCin+x’yCin’+x’y’Cin+xy’Cin’ Cout=xy+x’yCin+xy’Cin 特点:每个输出都是由输入变量的与和或操作组合而成。 CPLD的结构示意 Y1=X1X2X3’+X2’X3+X1’X3 Y2=X1X2X3+X1’X2’ 一、图形设计方式 二、基于HDL的设计 数字系统的设计描述方法 数字系统的设计描述方法 一、图形设计方式 常用于设计规模较小的电路和系统 适合描述电气连接关系和接口关系 EDA工具必须提供元件库或宏单元库 优点: 直观、形象 对表现层次结构、模块化结构更为方便 缺点: 不适于描述逻辑功能 通用性、可移植性较弱 数字系统的设计描述方法 例 电子秒表电路的顶层图形文件 数字系统的设计描述方法 二、基于HDL的设计 硬件描述语言(HDL,Hardware Description Language)— 是一种用形式化方法(即文本形式)来描述和设计数字电路和数字系统的语言。 一种专门用于PLD设计的高级模块化语言。 是电子系统硬件行为描述、结构描述、逻辑描述的语言 。 HDL常用来设计规模较大、复杂的电子系统 用HDL描述设计 编程下载 EDA工具 综合、仿真 目标文件 所谓的高层设计(High Level Design)方法 数字系统的设计描述方法 优点: 能形象化、抽象地表示电路的结构和行为 适于描述逻辑功能 借用高级语言简化电路的描述 具有电路仿真与验证机制 便于文档管理 易于理解和移植重用 缺点: 不如图形设计方式直观 较广泛使用的有3种: VHDL、Verilog HDL和AHDL 数字系统的设计描述方法 Verilog HDL VHDL 成为IEEE标准 1995年 1987年 语法结构 √比VHDL简单 语法结构比较严格,模块风格比较清晰 学习难易程度 √容易掌握 较难掌握 建模能力 门级开关电路描述方面很强 √系统级抽象能力较强 测试激励模块容易编写 √适合由多人合作完成的特大型项目(一百万门以上)。 √较多的第三方工具的支持 √仿真工具比较好用 数字系统的设计描述方法 VHDL VHSIC Hardware Description Language(VHSIC——Very High Speed Integrated Circuits),甚高速集成电路硬件描述语言。 来源于美国军方。 1987年成为IEEE标准。 全方位HDL,包括从系统到电路的所有设计层次。 支持结构、数据流(逻辑)和行为3种描述形式的混合描述。 数字系统的设计描述方法 特点 (1)数据类型丰富 标准数据类型:不仅有整数、布尔、字符、字符串等数据类型,还有位型(Bit)、位矢量型(Bit-Vector)、时间型(Time)等数据类型; 允许自定义数据类型,如枚举、数组或记录等。 (2)层次结构性 将一个数字系统划分为若干个模块来描述,每个模块包括实体Entity与构造体Architecture这两个设计单元; 实体定义了与其他模块的接口(输入输出接口及参数),构造体描述了模块内部的结构和行为状态 (3)串行性与并行性 语句分为两类:进程性语句(串行执行)和元件调用语句(并行执行); (4)支持结构描述和行为描述 对同一电路,支持多种描述方法。用元件调用语句描述各子模块的相互连接,是结构描述;进程内的串行语句描述模块的逻辑功能,是行为描述。 * 其应用范畴几乎涵盖了电子电路设计的各个领域。 IC Layout Design(Physical Design) PLD设计 电路设计:低频电路、高频电路、线性电路、非线性电路、模拟

文档评论(0)

三沙市的姑娘 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档