2010八院数字电路与数字电子技术考题.docVIP

2010八院数字电路与数字电子技术考题.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2010八院数字电路与数字电子技术考题

一、填空(1分/空,共20分) 1、由四个逻辑变量组成的最小项和最大项中 , , , 。 2、电路如图所示。若为TTL逻辑门电路,则图1-1的输出逻辑函数表达式为 ,图1-2的输出逻辑函数表达式为 。若为CMOS逻辑门电路,则图1-1的输出逻辑函数表达式为 ,图1-2的输出逻辑函数表达式为 。 图1-1 图1-2 3、模-数转换通常可分为 、 、 、 四个过程进行。如果要将一个最大幅度为9mv的模拟信号转换为数字信号,要求模拟信号每变化0.6mv能使数字信号最低有效位发生变化(即最低有效位为1时代表的模拟电压值),所用的A/D转换器至少需要 位。若该A/D转换器输入的模拟电压曲线和采样信号如图所示,当采样信号的频率为50KHz,采用只舍不入的量化方法,则依据采样信号,该A/D转换器输出的数字量依次为 、 、 、 。 4、如图所示的只读存储器,完成将二进制码B3B2B1B0转换为格雷码G3G2G1G0的功能,真值表如下,则图中ABCD单元存储的数据是 。 图1-4 5、为构成64K×8的RAM,需要 片64×4的RAM,并且需要增加 位地址码才能完成寻址操作。 二、电路如图所示,按要求写出输出逻辑函数表达式(2分/题,共14分) 三、电路如图所示,试分析电路功能,画出状态转换图(4分/题,共12分) 四、按要求完成下列各题(11分) 1、已知逻辑函数Y(A, B, C, D) = ,其中。试用卡诺图法将函数Y化为最简与或式和最简或与式。(6分) 2、计算下图所示电路输出信号v0的频率。(5分) 五、画波形(8分/题,共16分) (1)由维持阻塞型D触发器组成的电路如下图所示,设触发器的初始状态为0。试画出在CP脉冲作用下,输出Y的波形。 (2)下图是由主从型JK触发器组成的电路,画出电路在给定信号作用下Q端的输出波形。设触发器的初始状态为0。 六、分析题 1、分析如图所示的时序电路的逻辑功能,写出(1)电路的驱动方程;(2)状态方程;(3)画出电路的状态转换图,说明电路功能及能否自启动。(15分) 七、设计题 有一列自动控制的地铁电气列车,在所有的门都已关上和下一段路轨已空出的条件下才能离开站台。但是,如果发生关门故障,则在开着门的情况下,车子可以通过手动操作开动,但仍要求下一段空出路轨。试用74LS138及必要的门电路设计一个指示电气列车开动的逻辑电路。(12分)

文档评论(0)

kakaxi + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档