- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计说明书
基于FPGA的时间间隔测量仪的设计
学生姓名: 学号:
学 院:
专 业:
指导教师:
2012年 6 月摘 要
随着科技的飞速发展,人们对高精度的时间频率的需求越来越高,传统可驯钟系统 (自动校频系统)是模拟或半数字体制,其时差测量单元采用高精度时间间隔计数器,存 在成本高、调试困难和不易建立模型等缺点。微电子技术的发展,推动了可编程逻辑技 术的发展,出现了价格低廉、适合工程应用的现场可编程逻辑器件(FPGA),因此采用 FPGA 实现高精度时间间隔测量具有很大的现实意义。
本文详细分析了几种传统时间间隔测量方法,深入研究了延迟单元在 FPGA 中的实 现方法,并对事件延迟内插法、时钟延迟内插法、以及差分延迟内插法三种时间内插法 的仿真验证,结果表明,基于差分延迟线测量的分辨率最高,消耗硬件资源最少。在此基础之上,在 Altera公司CycloneII系列的EP2C8Q208C8N芯片中实现分辨率为43ps的差分延迟链,采用粗细结合测量的方案,设计了一个集成在 FPGA 内的高精度时间间隔 测量模块。设计主要包括四个部分:系统时钟模块、粗测量单元、细测量单元、数据处理与数据传输模块,并在QuartusII开发环境下通过VerilogHDL语言对模块进行软件实现。
基于FPGA的时间间隔测量的精度达到200ps,具有高精度、集成度高、易于移植的特点,是一种较优的设计方案,有着很好的应用前景。
关 键 词:FPGA,时间间隔测量,差分延迟内插法,延迟线 ABSTRACT
With the rapid development of science and technology,the demand of high-precision time and frequency are increasingly higher.The traditional Disciplined Clock System (adaptive frequency calibration system) adopts analog or semi-digital system,which use high precision time-interval counter measure time part.But it exists shortcoming such as:high cost,large impact by environmental factors.Development of microelectronics technology,and promote the development of programmable logic technology.There has been a low price, suitable for engineering applications of field programmable gate array (FPGA). So reaching precise time-interval measure based on FPGA has the great practical significance.
This paper analysis the commonly methods of time-interval. And the event delay interpolation method,the clock delay interpolation and the interpolation of three differential delay time interpolations of the simulation results show that the differential delay line based on the highest resolution measurements, a minimum consumption of hardware resources.On this basis,I design to realizing a 43ps delay difference of differential delay based on Cyclone II series of Alteras’EP2C8Q208C8N chip.An integrated hig
您可能关注的文档
- 仿古建筑施工组织设计全套.doc
- 管理制度共使用435页初版.doc
- 机械设计制使用造及其自动化专业毕业论文(设计)——台灯支架夹持器注射模具设计初版.doc
- 车辆出入库使用PLC控制装置硬件设计初版.doc
- 塔吊施工方使用案初版.doc
- 网上在线考使用试系统的开发初版.doc
- 基座的加工使用工艺规程设计及程序设计_毕业论文初版.doc
- 广元碧园工使用程项目施工组织设计1初版.doc
- 高邮盂城驿仿古建筑施工组织设计全套.doc
- 毕业设计论使用文_基于单片机的点阵汉字显示屏初版.doc
- HACCP体系在浓缩苹果汁生产中的应用_课程设计全套.doc
- 太阳能自动使用定向跟踪节能装置(节能试太阳能路灯)产业化项目可行性研究报告初版.doc
- 基于Jav使用a的网上购物系统的设计与实现初版.doc
- 基于MEM使用S加速度计的记录仪初版.doc
- 基于LCD12864的交通信号灯单片机课程设计报告全套.doc
- 八路智能竞使用赛抢答器设计_课程设计初版.doc
- 毕业设计论使用文—基于Linux系统下开发的餐厅点菜系统初版.doc
- 嵌入式控制使用器组态软件运行环境的设计及应用学士学位论文初版.doc
- protel_软件课程设计_毕业课程设计全套.docx
- 质量管理方案全套.doc
原创力文档


文档评论(0)