数字电路逻辑设计(王毓银)第_4_章_组合逻辑电路课程方案.ppt

数字电路逻辑设计(王毓银)第_4_章_组合逻辑电路课程方案.ppt

  1. 1、本文档共165页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第4章 组合逻辑电路;教学要求 ;定义 ;方框图 ;特点;常用组合模块;4.1 组合逻辑电路的分析;分析的目的;分析的步骤;级数的概念;例;例;例;例;4.2 组合逻辑电路的设计;设计步骤;采用SSI的组合逻辑电路设计;一、既有原变量又有反变量输入 ;例;采用与非器件实现;例;采用或非器件实现;例;采用与或非器件实现;练习*;练习*;练习*;二、只有原变量输入,用与非门实现;例;例;例;例;例;例;*小结;*只有原变量输入,用与非门设计步骤:;例;*三、只有原变量输入,用或非门实现;*利用相关函数之间的关系;*例;*四、多输出组合逻辑电路的设计;例;例;例;例;例;设计说明;4.3 常用组合模块的功能及应用;常用组合模块的功能及应用;全加器的功能及应用;1、半加器;2、全加器;全加器的输出函数;全加器的输出函数;全加器的逻辑图和逻辑符号;3、串行进位加法器;4、并行进位加法器(超前进位加法器);超前进位的产生;4位超前进位全加器;5、采用全加器实现组合逻辑函数;例4-11 (P155);例4-11;例4-11;编码器的功能及应用;编码器的分类;普通编码器;普通编码器的真值表;优先编码器;优先编码器;优先编码器真值表;国标编码器的逻辑符号;优先编码器的扩展;中规模优先编码器;译码器的功能及应用;译码器的分类;变量译码器;2线-4线译码器;逻辑符号;扩展为3线-8线译码器;3-8线译码器;真值表;中规模集成变量译码器;变量译码器作为数据分配器*;4输出的数据分配器*;利用完全译码器实现组合逻辑函数;例4-9(P153);例4-9;例4-9;练习*; 将Z1~Z4化为最小项之和的形式:;码制译码器;真值表;逻辑符号;译码器的功能扩展;中规模集成码制译码器;显示译码器;数码显示电路;逻辑图;七段显示译码器逻辑符号;数码译码显示系统;中规模集成显示译码器;比较器的功能及应用;一位数值比较器;真值表; 4位数值比较器;逻辑符号;比较器的功能表;比较器的功能扩展;功能扩展;数据选择器的功能及应用;双4选1数据选择器;功能及输出;8选1数据选择器;8选1数据选择器的真值表;数据选择器的扩展;数据选择器的扩展;数据选择器的应用;数据选择器的应用;实现组合逻辑函数(P147);实现组合逻辑函数;实现组合逻辑函数;例;例;练习;实现组合逻辑函数;扩展法实???组合逻辑函数;例;例;降维图法实现组合逻辑函数;降维图法举例;降维方法;例4-7(P151);例4-7;例4-7;例4-8(P151);例4-8;例4-8;例4-8;例4-8;例4-8;例4-8;*练习;*练习;两点说明;采用中规模器件设计组合电路总结;采用中规模器件设计组合电路总结;采用中规模器件设计组合电路总结;4. 4 组合电路中的竞争冒险;竞争冒险的概念;产生竞争冒险的原因;竞争冒险的分类;竞争冒险的分类;竞争冒险的波形;例4-12(P156);例4-12;例4-12;分析;分析;竞争冒险的判断 ;竞争冒险的判断;竞争冒险的判断;竞争冒险的消除;竞争冒险的消除;作业 P172 4-1,4-4 (1) (2) (3), 4-5,4-12,4-14 ;作业中存在的问题

您可能关注的文档

文档评论(0)

bbnnmm885599 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档