- 1、本文档共110页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
模拟电路与数字电路第9章组合逻辑电路
第9章 组合逻辑电路 ; 9.1 由基本逻辑门构成的组合电路的分析和设计;例: 分析下图所示逻辑电路;9.1.2 组合电路的一般设计方法;例: 试用与非门设计一个三变量表决电路,表决规则为少
数服从多数.;A B C F
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
0 0 0
1 0 1 1
1 0 1
1 1 1 1;(3) 画电路图;例 设计一个两位二进制数比较器。;列真值表:;画卡诺图化简:;A1A0; 9.2 MSI构成的组合逻辑电路;9.2.1 自顶向下的模块化设计方法;B: 数据检测系统;A;9.2.2 编码器;设计一个具有互相排斥输入条件的编码器.;X3 X2 X1 X0 A1 A0
0 0 0 0 × ×
0 0 0 1 0 0
0 0 1 0 0 1
0 0 1 1 × ×
0 1 0 0 1 0
0 1 0 1 × ×
0 1 1 0 × ×
0 1 1 1 × ×
0 0 0 1 1
1 0 0 1 × ×
0 1 0 × ×
1 0 1 1 × ×
1 0 0 × ×
1 1 0 1 × ×
1 1 1 0 × ×
1 1 1 1 × ×
;4线—2线编码器电路图:; 带输出使能(Enable)端的优先编码器:;X3 X2 X1 X0 A1 A0 E0
0 0 0 0 0 0 1
0 0 0 1 0 0 0
0 0 1 0 0 1 0
0 0 1 1 0 1 0
0 1 0 0 1 0 0
0 1 0 1 1 0 0
0 1 1 0 1 0 0
0 1 1 1 1 0 0
1 0 0 0 1 1 0
1 0 0 1 1 1 0
1 0 1 0 1 1 0
1 0 1 1 1 1 0
1 1 0 0 1 1 0
1 1 0 1 1 1 0
1 1 1 0 1 1 0
1 1 1 1 1 1 0
;;二、 二-十进制编码器;三、 通用编码器集成电路;输出(8421反码);例如: 若输入I8、I5、I2为0(有效),其它输入为1 。;YEX;YS=ST I0I1I2I3I4I5I6I7;输出(二进制反码);Y2 = ST ( I7 + I6I7 + I5I6I7 + I4I5I6I7)
;YEX;;问题思考:若用四片74148和逻辑门构成一个
32线—5线编码器,电路如何设计?
若用一片74148和逻辑门构成一个
二— 十进制(BCD码)优先编码
器,电路又如何设计? ;9.2.3 译码器;高电平输出有效的2线– 4线译码器电路;低电平输出有效的2线– 4线译码器电路;由前面分析容易得出:;2、用译码器实现组合逻辑函数;解题的几种方法:;(2) 利用低电平输出有效的译码器和与非门。;(3)利用高电平输出有效的译码器和或非门。;0
1
2
3
4
5
6
7;EN为使能控制输入端,
EN=0,输出均为0;
EN=1,输出译码信号。;利用使能端实现扩展的例子:; 二、 二—十
文档评论(0)