- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子技术基础课件-9组合逻辑电路
模拟与数字电路叶晓明测量工程研究所;第九章 组合逻辑电路(combinition logic circuit);9.1组合逻辑电路的特点
电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关。
组合电路就是由门电路组合而成,电路中没有记忆单元,没有反馈通路。
;9.2、组合逻辑电路的分析方法;二、分析举例;(2)列真值表,将A B C各种取值组合代入式中,可列出真值表。;例9.2.2:组合电路如图所示,分析该电路的逻辑功能。;(2)化简与变换:
;;(2)真值表;;例9.3.1:设计一个三人表决电路,结果按“少数服从多数”的原则决定。
解:(1)列真值表:
; 如果,要求用与非门实现该逻辑电路,就应将表达式转换成与非—与非表达式:
;解:(1)列真值表:;(2)由真值表写出各输出的逻辑表达式:; (4)画出逻辑图。
;例9.3.3:设计一个将余3码变换成8421BCD码的组合逻辑电路。;(2)用卡诺图进行化简。(注意利用无关项);(3)由逻辑表达式
画出逻辑图。;9.4 组合逻辑模块及其应用;;;;;; 五、分析:
当编码器某一个输入信号为1而其他输入信号都为0时,则由一组对应的数码输出,如I7=1时,Y3Y2Y1Y0 =0111。输出数码各位的权从最高位到最低位分别为8、4、2、1。因此图所示的电路为8421BCD码编码器,该编码器的输入I0-I9这10个编码信号也是互相排斥的。;例:设计一个键控8421BCD码编码器。;(2)由真值表写出各输出的逻辑表达式为:
;重新整理得:
;(4)增加控制使能标志GS :;三.优先编码器——允许同时输入两个以上信号,并按优先级输出。;三.优先编码器——允许同时输入两个以上信号,并按优先级输出。;;9.4.2 译码器;写出各输出函数表达式:;二、集成译码器
1.二进制译码器74138——3线—8线译码器
;;2.8421BCD译码器7442;;3.构成数据分配器;用译码器设计一个“1线-8线”数据分配器;四、数字显示译码器;按内部连接方式不同,七段数字显示器分为共阴极和共阳极两种。;;7448的逻辑功能:;(4)特殊控制端BI/RBO。BI/RBO可以作输入端,也可以作输出端。
作输入使用时,如果BI=0时,不管其他输入端为何值,a~g均输出0,显示器全灭。因此BI称为灭灯输入端。
作输出端使用时,受控于RBI。当RBI=0,输入为0的二进制码0000时,RBO=0,用以指示该片正处于灭零状态。所以,RBO 又称为灭零输出端。;将BI/RBO和RBI配合使用,可以实现多位数显示时的“无效0消隐”功能。
具有无效0消隐功能的多位数码显示系统
; 9.4.3 数据选择器;例:四选一数据选择器;由逻辑表达式画出逻辑图:;二、集成数据选择器;;三、数据选择器的应用;2.实现组合逻辑函数;(2)当逻辑函数的变量个数大于数据选择器的地址输入变量个数时。例9.3.2 试用4选1数据选择器实现逻辑函数:;9.4.4 加法器;如果想用与非门组成半加器,则将上式用代数法变换成与非形式:;2.全加器——能同时进行本位数和相邻低位的进位信号的加法运算。;根据逻辑表达式画出全加器的逻辑电路图:; 二、多位数加法器;本章小结;4.常用的中规模组合逻辑器件包括编码器、译码器、数据选择器、加法器等。
5.上述组合逻辑器件除了具有其基本功能外,还可用来设计组合逻辑电路。应用中规模组合逻辑器件进行组合逻辑电路设计的一般原则是:使用MSI芯片的个数和品种型号最少,芯片之间的连线最少
6.用MSI芯片设计组合逻辑电路最简单和最常用的方法是,用数据选择器设计多输入、单输出的逻辑函数;用二进制译码器设计多输入、多输出的逻辑函数。
;作业
原创力文档


文档评论(0)