ch06-5若干典型的时序逻辑集成电路 [修复的].pptx

ch06-5若干典型的时序逻辑集成电路 [修复的].pptx

  1. 1、本文档共84页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ch06-5若干典型的时序逻辑集成电路 [修复的]

6.5若干典型的时序逻辑集成电路6.5.1寄存器和移位寄存器6.5.2计数器6.5若干典型的时序逻辑集成电路1、寄存器6.5.1寄存器和移位寄存器寄存器:是数字系统中用来存储代码或数据的逻辑部件。它的主要组成部分是触发器。一个触发器能存储1位二进制代码,存储n位二进制代码的寄存器需要用n个触发器组成。寄存器实际上是若干触发器的集合。8位CMOS寄存器74HC374脉冲边沿敏感的寄存器8位CMOS寄存器74HC/HCT37408位CMOS寄存器74LV3742、移位寄存器移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动的逻辑功能部件。按移动方式分单向移位寄存器双向移位寄存器左移位寄存器移位寄存器的逻辑功能分类移位寄存器的逻辑功能右移位寄存器(1)基本移位寄存器(a)电路串行数据输入端串行数据输出端并行数据输出端D3=Qn2D1=Q0nD0=DSIQ0n+1=DSIQ1n+1=D1=Q0nQ2n+1=D2=Qn1Q3n+1=D3=Qn22、写出激励方程:3、写出状态方程:(b).工作原理D2=Qn1D0D2D1D31011D0D2D1D3Q0Q1Q2Q3DSI从高位开始输入DSI从高位开始输入经过4个CP脉冲作用后,从DS端串行输入的数码就可以从Q0Q1Q2Q3并行输出。串入并出经过7个CP脉冲作用后,从DSI端串行输入的数码就可以从DSO端串行输出。串入串出(2)典型集成电路8位移位寄存器74HC/HCT1642.多功能双向移位寄存器(1)工作原理实现多种功能双向移位寄存器的一种方案(仅以FFm为例)S1S0=00S1S0=01高位移向低位S1S0=10S1S0=11并入不变低位移向高位(2)典型集成电路CMOS4位双向移位寄存器74HC/HCT194双向万能移位寄存器74LS194S0,S1:工作模式选择S1S0=00,保持S1S0=01,右移S1S0=10,左移S1S0=11,并行输入CLEAR:清零,低电平时所有触发器复位DIR:右移串行输入DIL:左移串行输入右移串行输入左移串行输入74HCT194的功能表双向万能移位寄存器 74LS194的级联d0d1d2d301下页返回上页用两片74LS194A接成8位双向移位寄存器移位寄存器构成的移位型计数器1.环形计数器环形计数器的特点:电路简单,N位移位寄存器可以计N个数,实现模N计数器。状态为1的输出端的序号等于计数脉冲的个数,通常不需要译码电路。移位寄存器构成的移位型计数器1.环形计数器环形移位计数器构成彩灯控制电路图中555多谐振荡器构成时钟源,通过调节信号频率,控制彩灯移动的快慢。电阻R2和电容器C1构成微分电路,起到上电置数的作用,给右移环形计数器置数0100000000010000000001000000001两片74LS194分别接成4位右移环形计数器和4位左移环形计数器。接通电源,74LS194的输出从左至右,将循环经0100001000011000这4种状态,灯光从两边向中间进行流水循环。2.扭环形计数器为了增加有效计数状态,扩大计数器的模,可用扭环形计数器。一般来说,N位移位寄存器可以组成模2N的扭环形计数器,只需将末级输出反相后,接到串行输入端。2、计数器的分类按脉冲输入方式,分为同步和异步计数器按进位体制,分为二进制、十进制和任意进制计数器按逻辑功能,分为加法、减法和可逆计数器概述1、计数器的逻辑功能计数器的基本功能是对输入时钟脉冲进行计数。它也可用于分频、定时、产生节拍脉冲和脉冲序列及进行数字运算等等。6.5.2计数器同步计数器异步计数器加计数器减计数器可逆计数器加计数器减计数器可逆计数器…………(1)异步二进制计数器---4位异步二进制加法计数器①工作原理1、二进制计数器结论:计数器的功能:不仅可以计数也可作为分频器。如考虑每个触发器都有1tpd的延时,电路会出现什么问题?异步计数脉冲的最小周期Tmin=ntpd。(n为位数)②典型集成电路中规模集成电路74HC/HCT393中集成了两个4位异步二进制计数器在5V、25℃工作条件下,74HC/HCT393中每级触发器的传输延迟时间典型值为6ns。74HC/HCT393的逻辑符号Q0在每个CP都翻转一次Q1仅在Q0=1后的下一个CP到来时翻转FF0可采用T=1的T触发器FF1可采用T=Q0的T触发器Q3仅在Q0=Q1=Q2=1后的下一个CP到来时翻转FF2可采用T=Q0Q1T的触发器Q2仅在Q0=Q1=1后的下一个CP到来时翻转FF3可采用T=Q0Q1Q2T的触发器(2)二进制同步加计数器4位二进制同步加计数器逻辑图4

您可能关注的文档

文档评论(0)

骨干 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档