频率计课程设计2015讲课.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
频率计课程设计2015讲课

数字频率计 数字频率计是用来测量正弦信号、矩形信号、三角波等波形工作频率的仪器,其测量结果直接用十进制数字显示。本题目要求采用中、小规模芯片设计一个具有下列功能的数字频率测量仪。 ①频率测量范围:1 Hz~10kHz。 ②数字显示位数:4位数字显示。 ③测量时间:t ≤1.5s。 ④被测信号幅度Uxm 0.5~5V 正弦波、三角波 。 1 题目分析及总体方案的确定 频率的测量采用直接测量法。 直接测频的原理图如图1所示。 设fx为待测频率,从A端输入被测信号,经整形电路变成方波,加到与非门的一个输入端上。该与非门起主闸门的作用,在与非门的第二个输入端上加闸门控制信号,控制信号为低电平时,闸门关闭,无信号进入计数器;控制信号为高电平时,闸门开启,整形后的脉冲进入计数器计数。若闸门控制信号高电平取1 s,则在闸门时间1s内计数器计得的脉冲个数N就是被测信号频率fx,即有fx NHz。 根据该原理得到数字频率计的组成框图如图2a所示,图中的逻辑控制电路的作用有两个:一是产生锁存脉冲,使显示器上的数字稳定;二是产生清零脉冲,使计数器每次测量从零开始计数。各信号之间的时序关系如图2b所示,图中信号由上而下依次是被测信号由放大整形电路得到的脉冲信号、时间基准信号、闸门电路输出、锁存脉冲和清零脉冲。 2 单元电路设计与参数计算 1 放大整形电路 放大整形电路如图3所示。0.5~5V的被测信号经二极管限幅后交流放大,在输出端得到以2.5V为基准,幅值为1~1.4V的信号,该信号经施密特触发器74LSl4整形后输出同频率的脉冲信号,通过测量脉冲信号的频率,就得到了被测信号的频率。 2 时基电路 时基电路的作用是产生一个标准时间信号 高电平持续时间为l s ,可由定时器555构成的多谐振荡器产生或通过晶体振荡器分频获得 精度要求高时 ,此处选用前者。 振荡器的输出波形如图4中的波形所示,其中t1 1s,t2 0.25s。若取电容C 10μF,可计算出电阻R’1、R2及振荡器的频率f0的值。 3 逻辑控制电路 根据图2b所示波形,在时基信号II结束时产生的负跳变用来产生锁存信号Ⅳ,锁存信号Ⅳ的负跳变又用来产生清零信号V。脉冲信号Ⅳ和V可由两个单稳态触发器74LSl23产生,它们的脉冲宽度由电路的时间常数决定。 74LSl23是一个双单稳态触发器,查每个触发器的功能表,触发器的输入输出波形关系及其外接定时电阻Rext,外接定时电容Cext。 设锁存信号Ⅳ和清零信号V的脉冲宽度tw相同,tw 0.02s,取Rext 10kΩ, 由74LSl23组成的逻辑控制电路如图5所示。 由74LSl23的功能表可得,在触发端的负跳变作用下,输出端可获得一正脉冲,采用相同的连接可在反向输出端获得一负脉冲,其波形关系正好满足图2b所示波形Ⅳ和V的要求。手动复位按钮SB按下时,计数器清零。 4 计数器、锁存器 根据题意频率值由4位数字显示,则计数器相应地应该是10000进制。10000进制计数器可由4片74LS90构成,即每一片连成十进制,则4片级连构成10000进制。 锁存器的作用是将计数器在1s结束时所计得的数进行锁存,使显示器上能稳定地显示此时计数器的值。1s计数时间结束时,逻辑控制电路发出锁存信号Ⅳ,将此时计数器的值送译码显示器。 选用8位锁存器74LS273可以完成上述功能,当时钟脉冲CP的正跳变来到时,锁存器的输出等于输入,即Q D,从而将计数器的输出值送到锁存器的输出端。正脉冲结束后,无论D为何值,输出端Q的状态仍保持原来的状态不变。所以在计数期间,计数器的输出不会送到译码显示器。 5 译码显示电路译码显示电路可由8段发光数码显示器BS202和输出高电平有效的译码器74LS48组成。 如何去掉显示数字前无效的零?如032应显示32。

文档评论(0)

wuailuo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档