高密度在线可编程逻辑-8路彩灯循环显示设计 毕业设计论文.doc

高密度在线可编程逻辑-8路彩灯循环显示设计 毕业设计论文.doc

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
高密度在线可编程逻辑-8路彩灯循环显示设计 毕业设计论文

在系统可编程技术及应用 综合设计报告 题目:8路彩灯循环显示设计 小组成员姓名及学号 姓名 学号 樱花 A 古城 B 指导教师:C 目录: 概述…………………………………………3 实现原理……………………………………3 实现方法……………………………………13 实现过程……………………………………15 结果…………………………………………18 结论…………………………………………18 附录…………………………………………20 一、概述 设计一个能实现四中花型变化的8路彩灯,分别为1,从左向右依次闪烁 2.从右向左依次闪烁 3.从中间向两侧依次闪烁 4.从两侧向中间依次闪烁。Control接入两个开关控制选择哪种花型,并设置暂停开关,使花型能够暂停。 二、实现原理 工作原理: 设计一个八路彩灯系统需要八个输出端口以分别接至八个彩灯,且它应受输入时钟控制使八个输出端口(q[0,1,2,3,4,5,6,7])循环显示花色。我们想要四个花色,且可以通过按键选择四种花色之一作为循环演示,于是,我们可以用控制按键control[0,1]控制两个开关(相当于两位二进制矢量)进行花型选择。但我们想在演示花色时,能通过一暂停按键使花色暂停,则可以再输入端置一stop键控制,使其有效时,输出不变,还可在输入端置一复位键rst,使其有效时,无输出。对于输入时钟,有与要显示花型显示频率为一到十几赫兹,而开发板始终一般为50Mhz,因此需要进行分频。因此,我们设计一个50Mhz分频为5hz的分频器,一个q[0,1,2,3,4,5,6,7]随clock, stop, rst循环变化的控制器,可用VHDL实现。 S0:全灭 S1:从左向右循环 S2:从右向左 S3:从两侧向中间 S4:从中间向两边 Altera公司简介: 自二十年前发明世界上第一个可编程逻辑器件开始,Altera 公司 (NASDAQ:ALTR) 秉承了创新的传统,是世界上可编程芯片系统 (SOPC) 解决方案倡导者。Altera 公司总部位于美国加州的圣何塞,并在全球的14个国家中拥有近2000名员工,其2005年度的年收入高达11.23亿美元。Altera 将其早在1983年发明的可编程逻辑技术与软件工具、IP 和设计服务相结合,向全世界近14,000家客户提供超值的可编程解决方案。 其新产品系列将可编程逻辑的内在优势——灵活性、产品及时面市——和更高级性能以及集成化结合在一起,专为满足当今大范围的系统需求而开发设计。Altera 的可编程解决方案帮助系统和半导体公司快速高效的实现创新,突出产品优势,赢得市场竞争。自二十年前发明世界上第一个可编程逻辑器件开始,Altera 公司(NASDAQ:ALTR) 秉承了创新的传统,是世界上可编程芯片系统 (SOPC) 解决方案倡导者。同时产品以开头系列:EP1S、EP1SGX、EP2S、EP2SGX、EP1C、EP2C、EP3C、EP4C,EPF,EPM,EP1C EP2C EP3C EP1S EP2S EP3SE EP3S EP4S EP1AGX EP2AGX EP1SGX EP2SGX等等。 ALTERA处理器  可编程逻辑设备(PLD)-PLD解决方案是ALTERA。Altera的各种各样复杂的可编程逻辑设备(CPLD),如MAX II;高密度高性能现场可编程门阵列(FPGA),如Stratix、StratixII、StratixGX、Stratix GX II;低成本低功率的FPGA,如CycloneIII、CycloneII、Cyclone、32位嵌入式处理器NiosII,开发和演示板。Altera提供业界最全面的一流处理器、软件开发工具等这些都含在一个FPGA设计流程中。 ALTERA嵌入式 Altera 的可编程解决方案帮助系统和半导体公司快速高效的实现创新,突出产品优势,赢得市场竞争。通信、计算机存储器市场的发展趋势不容乐观,而工业和消费类电子产品则呈上升态势,后者有更佳的表现。CMOS数字逻辑产品方面,每逻辑单元价格每年降低25%~35%。用户们正在寻求小型及缺乏灵活性的ASIC和ASSP的替代产品,这对CPLD来讲,是个很好的发展机会。  MaxII器件是Altera新开发的CPLD系列,与原有Max相比,成本降低了50%,功耗降低了90%,同时保持了Max系列的即用性、单芯片、非易失性和易用性。 DSP器件功能  1)Altera FPGA整合了多种功能特性,如嵌入式存储器、嵌入式乘法器、嵌入式处理器、高速I/O缓冲以及外部存储器接口等,非常适合于在无线,医疗,高清视频和其它系统中实现高性能数字信号处理(DSP)功能。   2)28-nm精度可调DSP模块体

您可能关注的文档

文档评论(0)

TFZD + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档