对基于C55x系列DSP在基带信号处理当中的应用与实现探析.docVIP

对基于C55x系列DSP在基带信号处理当中的应用与实现探析.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
对基于C55x系列DSP在基带信号处理当中的应用与实现探析.doc

对基于C55x系列DSP在基带信号处理当中的应用与实现探析 摘 要:本文对于C54x与C55x这两个系列当中的DSP区别与特点分析,结合笔者书参与的某科研项目,对立足于C55x系列DSP实现处理基带信息过程当中的交织/去交织、卷积编码、加扰/去扰以及维特比译码等这些信道当中的编解码进行详细介绍,相信本文所做的研究对于相关课题的研究有着一定能个的借鉴效果。 关键词:C55x系列;基带信号处理;应用 中图分类号:TN929.5 文献标识码:A 文章编号:1674-7712 (2013) 18-0000-01 由于所谓的DSP芯片也可以将其称之为数字信号处理器,这种微处理器所适用的则是处理数字信号。而在开发产品的过程当中,则必须实时处理相关信息,属于在有限的时间内系统必须完成指定处理外部输入的信号,也属于更新信号的速度则应该小于处理信号的速度,所具备的DSP芯片的数据流程方式、指令系统与处理器结构则对于处理事实信号的要求比较容易满足。在所有的电子与信息的领域当中已经几乎都应用DSP技术,由于篇幅的问题在这里并不需要对其做出罗列,而对于DSP原理与结构也就没必要介绍,这主要是由于比较多的该方面资料与书籍。本文通过对笔者立足于C5510系列DSP负责完成参与的某科研项目处理基带信号的感悟,通过在处理基带信息过程当中对C55x系列DSP的实现与应用的研究,这主要是有着比较多的C54x系列DSP资料的介绍,相对来说,有着比较好的资料与书籍对C55x系列DSP进行介绍。即便C54x与C55x这两个系列都是属于C5000,可是很多书籍与资料的观点也仅仅是一笔带过从软件当中C54x与C55x两个系列则是属于完全兼容。立足于DSP的开发者的角度来看,这件事情绝对不是简单的,而所需要考虑的不但是要做到实现其功能,还应该去积极考虑对资源的利用与优化。有鉴于此,这就存在着必要对于立足于C55x在C54x基础上的改进功能进行研究,更进一步对应用C55x问题探讨做出有效尝试。 一、比较分析C54x与C55x 通过研究发现,C54x这一系列其主要的针对处理高性能与低消耗的高速实时信号而专门设计出来的一种定点GSP,主要是在无线通信系统当中进行广泛应用,而该系列产品的CPU则具备以下的特征: (1)由于有着单独的程序地址产生单元与数据地址产生单元,这样就可以实施一个些操作或者是三个读操作; (2)存储、选择以及比较等单元可以加速执行维特比译码; (3)40bit算术逻辑单元加上两个40bit的累加器与一个40bit的移位器,以便能够做到对双16bit或者是32bit的运算予以支持; (4)在一个周期范围内可以借助于专用的指数编码器完成运算累加器当中的40bit数值; (5)在一个周期内借助组合一个40bit专用加法器与17bit乘以17bit的硬件乘法器来对乘加运算完成; (6)通过对哈佛结构的改进,在这一结构当中包含着一条程序总线,三条数据项以及四条地址总线。 通过和之前的C54x进行比较,所开发的C55x则是借助于功能单元的增加,提高了五倍综合性能,可是从功耗上来看,与C54x相比则有有着六分之一功耗。为做到对代码效率的提高,在C55x当中则是实施变长指令,通过对并行机制的增强以便做到对循环效率的提高,这不但能够做到对硬件资源的增加,还可以对资源管理予以优化,这就极大的提高性能,往往其所具备的处理能力能够达到400~800MIPS。从CPU的功能单元方面,C55x则则做出以下扩展:增加了一个乘加单元;增加四个累加器;增加了两条总线;增至四个临时寄存器;增加了一个16bit的ALU。 受到变化的结构影响,在设计系统的过程当中则必须要对C54x寄存器与C55x两者之间所存在的变化关系高度重视,特别是在设计C55x环节上实施的模式与C54x兼容,绝对不仅仅是对模式增强。即便C54x能够做到被C55x兼容,C54x的指令也能够在C55xDSP当中运行,可是这两个系列显得完全不同,从指令上来看,C55x则对其实施比较大幅度的简化。 二、在处理基带信号过程中对C5510的应用 在以下的篇幅当中则对于笔者所参与的某项目有效结合讨论在通信系统当中处理基带信号对于C5510的应用于实现,可是受到篇幅的局限,在这里也仅仅列出系统流程,而将源代码省略。 一是处理基带信号过程当中DSP的任务。DSP在处理本系统的基带信号的过程当中,其主要是针对数据所实施相应的交织和解交织、加扰和解扰、成帧(或子帧)和拆帧、交织和解交织等处理。而在这里必须率先随机化加扰,往往是使用外同步预置式,使用n 17级的m序列,随后再实施(2,1,7)卷积编码,约束长度K 7的卷积码,生成多项式为(用8进制表示):1+D+D^2+D^3+D^6 (171),八进制g1 171,G1 1+D^2+D^3+D^5

您可能关注的文档

文档评论(0)

sis_lxf + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档