- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验四 数字带通信系统实验
实验 数字基带通信系统实验
一、实验目的
1.掌握时分复用数字基带通信系统的基本原理及数字信号传输过程。
2.掌握位同步信号抖动、帧同步信号错位对数字信号传输的影响。
3.掌握位同步信号、帧同步信号在数字分接中的作用。
二、实验内容
1.用数字信源模块、数字终端模块、位同步模块及帧同步模块连成一个理想信道时分复用数字基带通信系统,使系统正常工作。
2.观察位同步信号抖动对数字信号传输的影响。
3.观察帧同步信号错位对数字信号传输的影响。
4.用示波器观察分接后的数据信号、用于数据分接的帧同步信号、位同步信号。
三、基本原理
本实验使用数字信源模块、数字终端模块、位同步模块及帧同步模块。
1. 数字终端模块工作原理
原理框图如图4-1所示。它输入单极性非归零信号、位同步信号和帧同步信号,把两路数据信号从时分复用信号中分离出来,输出两路串行数据信号和两个8位的并行数据信号。两个并行信号驱动16个发光二极管,左边8个发光二极管显示第一路数据,右边8个发光二极管显示第二路数据,二极管亮状态表示“1”,熄灭状态表示“0”。两个串行数据信号码速率为数字源输出信号码速率的1/3。
在数字终端模块中,有以下测试点及输入输出点:
( FS-IN 帧同步信号输入点
( S-IN 时分复用基带信号输入点
( BS-IN 位同步信号输入点
( SD 抽样判后的时分复用信号测试点
( BD 延迟后的位同步信号测试点
( FD 整形后的帧同步信号测试点
( D1 分接后的第一路数字信号测试点
( B1 第一路位同步信号测试点
( F1 第一路帧同步信号测试点
( D2 分接后的第二路数字信号测试点
( B2 第二路位同步信号测试点
( F2 第二路帧同步信号测试点
图4-2为数字终端电路原理图。图4-1中各单元与图4-2中的元器件对的应关系如下:
( 延迟1 U30:单稳态触发器74LS123
( 延迟2 U32:A:D触发器74LS74
( 整形 U31:A:单稳态触发器74LS123;
U32:B:D触发器74LS74
( 延迟3 U50、U51、U52:六D触发器74LS174
( ÷3 U33:内藏译码器的二进制寄存器4017
( 串/并变换 U37、U38:八级移位寄存器4094
( 并/串变换 U39、U40:八级移位寄存器4014
( 显示 发光二极管
图4-1 数字终端原理方框图
延迟1、延迟2、延迟3、整形及÷3等5个单元可使串/并变换器和并/串变换器的输入信号SD、位同步信号及帧同步信号满足正确的相位关系,如图4-3所示。
D触发器74LS174把FD延迟7、8、15、16个码元周期,得到FD-7、FD-15、FD-8(即F1)和FD-16(即F2)等4个帧同步信号。在FD-7及的作用下,U65(4094)将第一路串行信号变成第一路8位并行信号,在FD-15和作用下,U70(4094)将第二路串行信号变成第二路8位并行信号。在F1及B1的作用下,U66(4014)将第一路并行信号变为串行信号D1,在F2及B2的作用下,U71(4014)将第二路并行信号变为串行信号D2。B1和B2的频率为位同步信号BS频率的1/3,D1信号、D2信号的码速率为信源输出信号码速率的1/3。 U65、U70输出的并行信号送给显示单元。根据数字信源和数字终端对应的发光二极管的亮熄状态,可以判断数据传输是否正确。
串/并变换及并/串变换电路都有需要位同步信号和帧同步信号,还要求帧同步信号的宽度为一个码元周期且其上升沿应与第一路数据的起始时刻对齐,因而送给移位寄存器U67的帧同步信号也必须符合上述要求。但帧同步模块提供的帧同步信号脉冲宽度大于两个码元的宽度,且帧同步脉冲的上升沿超前于数字信源输出的基带信号第一路数据的起始时刻约半个码元(帧同步脉冲上升沿略迟后于位同步信号的上升沿,而位同步信号上升沿位于位同步器输入信号的码元中间,由帧同步器工作原理可得到上述结论),故不能直接将帧同步器提取的帧同步信号送到移位寄存器U67的输入端。
图4-3 变换后的信号波形
终端模块将帧同步器提取的帧同步信号送到单稳U64的输入端,单稳U64设为上升沿触发状态,其输出脉冲宽度略小于一个码元宽度,然后用位同步信号BD对单稳输出抽样后得到FD,可通过电
您可能关注的文档
最近下载
- 精神病司法鉴定暂行规定.doc VIP
- 《做一只努力向上的蜗牛》励志教育主题班会.pptx VIP
- Danfoss丹佛斯VLT® HVAC Basic Drive FC 101 SW 4.4x Operating guide说明书用户手册.pdf
- 城市更新项目质量管控实施方案.docx
- 中国国家标准 GB/T 18029.2-2022轮椅车 第2部分:电动轮椅车动态稳定性的测定.pdf
- 《GB/T 18029.1-2024轮椅车 第1部分:静态稳定性的测定》.pdf
- ISO9001-2022质量管理体系风险和机遇识别评价分析及应对措施记录表.docx VIP
- 《GB_T 18029.1-2024轮椅车 第1部分:静态稳定性的测定》专题研究报告.pptx
- 丹佛斯FC101变频器编程手册说明书.pdf VIP
- 丹佛斯FC111参数设置及丹佛斯变频器FC360使用说明.doc VIP
原创力文档


文档评论(0)