- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
最新2015年基于DSPBuilder的FIR数字滤波器的设计与实现 学士毕业设计(论文)
Hefei University
毕业设计(论文)
BACHELOR DISSERTATION
论文题目: 基于DSPBuilder数字滤波器设计与实现
学位类别: 工 学 学 士
学科专业: 09电子信息工程(2)班
作者姓名: 冯 博
导师姓名: 谭 敏
完成时间: 2013年5月29日
基于DSPBuilder的数字滤波器的设计与实现
中 文 摘 要
DSP Builder是美国Altera公司推出的一个面向DSP开发的系统级设计工具,它能够在QuartusⅡ设计环境中集成Matlab和SimuIinkDSP开发软件。DSPBuilder本质上就是 Matlab的一个Simulink工具箱,它能够让FPGA设计的DSP系统以Simulink的图形化界面进行建模和系统级的仿真。本文使用DSP Builder 实现有限冲激响应滤波器(FIR滤波器)的设计方案, 并以一个 20 阶低通 FIR 数字滤波器的实现为例,设计并完成软件仿真与验证以及硬件的实现。结果表明使用DSP builder来实现FIR滤波器简单易行,设计模型可直接向VHDL硬件描述语言转换,并自动调用QuartusⅡ等EDA设计软件,完成综合、网表生成以及器件适配乃至FPGA的配置下载,使得系统描述与硬件实现有机地融合,充分体现了现代电子技术自动化开发的特点与优势。
关 键 词: FPGA;有限长脉冲响应滤波器;DSPBuilder;QuartusⅡ
Based on the DSPBuilder the design and implementation of a digital filter
Abstract
DSP Builder is the Altera corporation launched a DSP development oriented system level design tool, it can in the QuartusⅡintegration development software Matlab and SimuIinkDSP design environment. DSPBuilder is essentially a Simulink toolbox of Matlab , it can save the FPGA design of DSP system with Simulink graphical interface modeling and system level simulation. In this paper, using DSP Builder realize finite impulse response filter (FIR) filter design, and with a 20 order low pass FIR digital filter implementation, for example, design and complete the simulation and validation of software and hardware implementation. Results show that using DSP builder to implement FIR filter is a simple, easy to design model can be directly to the VHDL hardware description language conversion, and automatically calls the QuartusⅡand other EDA design softwares, comprehensive and complete net list generation and the device adapter and the FPGA configuration download, makes the system description and organ
您可能关注的文档
- 新建年产五万头无公害标准化生态养猪场和1200头良种种猪繁育场建设项目可行性报告.doc
- 新建年产五万立方米胶合板生产线建设项目申请报告.doc
- 新建年产亿万条塑料编织包装袋厂环境影响报告表.doc
- 新建年产亿块粉煤灰烧结砖项目资金申请报告.doc
- 新建年产低毒杀螨剂溴螨酯原药300吨和制剂500吨技改项目环境影响报告书.doc
- 新建年产值1亿元精密模具生产线建设项目可行性研究报告.doc
- 新建年产值5000万元清洁用品项目可行性研究报告.doc
- 新建年产八千吨巧克力工厂设计.doc
- 新建年产十万只种鸽繁育基地建设项目可行性分析报告.doc
- 新建年产十万吨涤纶生产工艺设计毕业设计说明书.doc
- 2025年电商MCN知识产权合同协议.docx
- 数字技术创新如何推动制造业企业提升全球价值链地位.docx
- 浙江省杭州市景成实验中学2026届九上化学期中调研模拟试题含解析.doc
- 2026届河北省沧州市黄骅中学化学高三第一学期期中达标检测试题含解析.doc
- 喀斯特地区土壤保护与生态价值分布研究.docx
- 2026届吉林省松原市前郭五中学化学九年级第一学期期末达标检测模拟试题含解析.doc
- 鲁人版九年级思想品德知识点汇总.doc
- 中级经济师工商管理与实务考试大纲.docx
- 2026届广东省华南师大附中、实验中学、广雅中学、深圳中学高三上化学期中达标检测模拟试题含解析.doc
- 2025年电竞直播设备服务合同协议.docx
原创力文档


文档评论(0)