ch3逻辑门电路.ppt

  1. 1、本文档共72页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ch3逻辑门电路

例 用一个74HC00与非门电路驱动一个74系列TTL反相器和六个74LS系列逻辑门电路。试验算此时的CMOS门电路是否过载? VOH(min)=3.84V, VOL(max) =0.33V IOH(max)=-4mA IOL(max)=4mA 74HC00: IIH(max)=0.04mA IIL(max)=1.6mA 74系列: VIH(min)=2V, VIL(max) =0.8V 1 1 1 … CMOS门 74系列 74LS系列 74LS系列 IIL(max)=-0.4mA, IIH(max)=0.02mA, VOH(min) ≥ VIH(min) VOL(max) ≤ VIL(max) * 总的输入电流IIL(total)=1.6mA+6?0.4mA=4mA 灌电流情况 拉电流情况 74HC00: IOH(max)=4mA 74系列反相器: IIH(max)=0.04mA 74LS门: IIH(max)=0.02mA 总的输入电流 IIH(total)=0.04mA+6?0.02mA=0.16mA 74HC00: IOL(max)=4mA 74系列反相器: IIL(max)=1.6mA 74LS门: IIL(max)=0.4mA 驱动电路能为负载电路提供足够的驱动电流 1 1 1 … CMOS门 74系列 74LS系列 * 3. TTL门驱动CMOS门(如74HC ) VOH(min)=2.7V VIH(min)为3.5V TTL(74LS ): CMOS(74HC): 式2、3、4、都能满足,但式1 VOH(min) ≥VIH(min)不满足 ( IO :TTL输出级T3截止管的漏电流) * 1. 用门电路直接驱动显示器件 3.8.2 门电路带负载时的接口电路 门电路的输入为低电平,输出为高电平时,LED发光 当输入信号为高电平,输出为低电平时,LED发光 * 解:LED正常发光需要几mA的电流,并且导通时的压降VF为1.6V。根据附录A查得,当VCC=5V时,VOL=0.33V,IOL(max)=4mA, 因此ID取值不能超过4mA。限流电阻的最小值为 例3.6.2 试用74HC04六个CMOS反相器中的一个作为接口电路,使门电路的输入为高电平时,LED导通发光。 * 2. 机电性负载接口 用各种数字电路来控制机电性系统的功能,而机电系统所需的工作电压和工作电流比较大。要使这些机电系统正常工作,必须扩大驱动电路的输出电流以提高带负载能力,而且必要时要实现电平转移。 如果负载所需的电流不特别大,可以将两个反相器并联作为驱动电路,并联后总的最大负载电流略小于单个门最大负载电流的两倍。 如果负载所需的电流比较大,则需要在数字电路的输出端与负载之间接入一个功率驱动器件。 * * 二极管门电路 与门电路 * 或门电路 * 三极管门电路 非门电路 * * 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 * 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 * 此处说明电压电流等为什麽用相量形式. * 放大电路存在电抗元件,如电容、电感。因此输入信号的频率不同,电路的输出响应也不同。 负载门输入高电平时的噪声容限: 负载门输入低电平时的噪声容限: 2. 噪声容限 VNH =VOH(min)-VIH(min) VNL =VIL(max)-VOL(max) 在保证输出电平不变的条件下,输入电平允许波动的范围。它表示门电路的抗干扰能力 1 驱动门 v o 1 负载门 v I 噪声 * 类型 参数 74HC VDD=5V 74HCT VDD=5V 74LVC VDD=3.3V 74AUC VDD=1.8V tPLH或tPHL(ns) 7 8 2.1 0.9 3.传输延迟时间 传输延迟时间是表征门电路开关速度 的参数,它说明门电路在输入脉冲波 形的作用下,其输出波形相对于输入 波形延迟了多长的时间。 CMOS电路传输延迟时间 t PHL 输出 50% 90% 50% 10% t PLH t f t r 输入 50% 50% 10% 90% * 4. 功耗 静态功耗:指的是当电路没有状态转换时的功耗,即门电路空载时电源总电流ID与电源电压VDD的乘积。 5. 延时?功耗积 是速度功耗综合性的指标.延时?功耗积,用符号DP表示 扇入数:取决于逻辑门的输

文档评论(0)

2518887 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档