- 1、本文档共57页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(1)实现线与。 逻辑关系为: OC门主要有以下几方面的应用: (2)实现电平转换。 如图示,可使输出高电平变为10V。 (3)用做驱动器。 如图是用来驱动发光二极管的电路。 * (1)当输出高电平时, RP不能太大。RP为最大值时要保证输出电压为VOH(min)。 OC门进行线与时,外接上拉电阻RP的选择: 得: VCC-VOH(min)= IIHRP(max) 由: * (2)当输出低电平时 所以: RP(min)<RP<RP(max) 由: 得: RP不能太小。RP为最小值时要保证输出电压为VOL(max)。 * (1)三态输出门的结构及工作原理。 当EN=0时,G输出为1,D1截止,相当于一个正常的二输入端与非门,称为正常工作状态。 当EN=1时,G输出为0,T4、T3都截止。这时从输出端L看进去,呈现高阻,称为高阻态,或禁止态。 5.三态门 去掉非门G,则EN=1时,为工作状态, EN=0时,为高阻态。 * 三态门在计算机总线结构中有着广泛的应用。 (a)组成单向总线——实现信号的分时单向传送。 (b)组成双向总线, 实现信号的分时双向传送。 (2)三态门的应用 * 1.2.7 TTL集成逻辑门电路系列简介 1.74系列——为TTL集成电路的早期产品,属中速TTL器件。 2.74L系列——为低功耗TTL系列,又称LTTL系列。 3.74H系列——为高速TTL系列。 4.74S系列——为肖特基TTL系列,进一步提高了速度。 74S系列的几点改进: (1)采用了抗饱和三极管 * 5.74LS系列——为低功耗肖特基系列。 6.74AS系列——为先进肖特基系列, 7.74ALS系列——为先进低 功耗肖特基系列。 (2)将Re2用“有源泄放电路代替”。 (3)输出级采用了达林顿结构。 (4)输入端加了三个保护二极管。 74S系列的几点改进: (1)采用了抗饱和三极管 * 1.3 MOS逻辑门电路 1.3.1 NMOS门电路 1.3.2 CMOS门电路 1.3.3 其他的CMOS门电路 1.3.4 CMOS逻辑门电路的系列及主要参数 * 所以输出为低电平。 1.NMOS非门 1.3.1 NMOS门电路 逻辑关系:(设两管的开启电压为VT1=VT2=4V,且gm1>>gm2 ) (1)当输入Vi为高电平8V时,T1导通,T2也导通。因为gm1>>gm2,所以两管的导通电阻RDS1<<RDS2,输出电压为: * (2)当输入Vi为低电平0V时, 2.NMOS门电路 (1)与非门 T1截止,T2导通。 VO=VDD-VT=8V =VOH ,即输出为高电平。 所以电路实现了非逻辑。 0 1 0 1 B L A 0 0 1 1 输 入 1 1 1 0 输出 与非真值表 * (2)或非门 0 1 0 1 B L A 0 0 1 1 输 入 1 0 0 0 输出 或非真值表 * 1.逻辑关系: (设VDD>(VTN+|VTP|),且VTN=|VTP|) (1)当Vi=0V时,TN截止,TP导通。输出VO≈VDD。 (2)当Vi=VDD时,TN导通,TP截止,输出VO≈0V。 1.3.2 CMOS门电路 CMOS逻辑门电路是由N沟道MOSFET和P沟道MOSFET互补而成。 * (1)当Vi<2V,TN截止,TP导通,Vo≈VDD=10V。 2.电压传输特性: CMOS门电路的阈值电压 Vth=VDD/2 (设: VDD=10V, VTN=|VTP|=2V) (2)当2V<Vi<5V,TN工作在饱和区,TP工作 在可变电阻区。 (3)当Vi=5V,两管都工作在饱和区, Vo=(VDD/2)=5V。 (4)当5V<Vi<8V, TP工作在饱和区, TN工作在可变电阻区。 (5)当Vi>8V,TP截止, TN导通,Vo=0V。 * 3.工作速度 由于CMOS非门电路工作时总有一个管子导通,所以当带电容负载时,给电容充电和放电都比较快。CMOS非门的平均传输延迟时间约为10ns。 * (2)或非门 1.3.3 其他的CMOS门电路 1.CMOS与非门和或非门电路 (1)与非门 * (3)带缓冲级的门电路 为了稳定输出高低电平,可在输入输出端分别加反相器作缓冲级。 * 后级为与或非门,经过逻辑变换,可得: 2.CMOS异或门电路 由两级组
文档评论(0)