- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字系统设计(智力竞赛抢答器VerilogHDL建模).
课程设计报告 课程名称 现代数字系统设计 设计题目 智力竞赛抢答器Verilog HDL建模 系 别 机械与电子工程系 班 级 学生姓名 学 号 任课教师 完成时间 南湖学院教务办
目录
一、设计任务与要求 1
二、方案设计与论证 1
2.1方案论证 1
2.2 综合分析 3
三、模块设计及程序清单 4
3.1 抢答模块 4
3.2 锁存模块 5
3.3 计数模块 7
3.4 声音警报模块 9
3.5 声音信号产生模块 11
四、仿真过程与仿真结果 12
4.1 仿真过程 12
4.2 仿真分析 14
五、结果分析与结论 16
六、设计心得 16
七、参考文献 16
致 谢 17
17周周一~第19周周一 设计题目: 智力竞赛抢答器Verilog HDL建模 设计要求: 5组参赛者进行抢答;
当抢先者按下按钮时,抢答器能准确判断,并以声、光标志(模拟)。要求声响、光亮时间为3s后自动结束;
抢答器应具有互锁功能,某组抢答后能自动封锁其他各组进行抢答;
具有限时功能,分5s、10s、15s三档时间,时间到自动发出声响,且计时时间通过数码管显示(以7段译码输出、动态扫描方式);
犯规、违章警告信号(如主持人未说“开始抢答”,抢答者按下按钮),以指示灯闪烁标志;
系统具有一个总复位开关;
用Verilog HDL对此抢答器进行建模,并在Modelsim SE或Quartus II平台进行仿真测试,给出仿真结果。
Verilog HDL要求有5组参赛者进行抢答,有五个抢答信号进行抢答。当有抢答选手按下抢答键后系统能够快速准确的判断是那一组选手按下了抢答信号,由于系统比较小,速度比较快一般不会有同时按下的可能,所以只有五种状态,然后系统能够根据这五种状态进行适时的显示和提示。本系统设计的是以数码管显示对应选手的编码,并且显示选手之前对应的LED灯。当有选手按下以后就对抢答信号进行锁存,其他选手的输入无效。然后就是对抢答进行时间限制了,根据设定的时间进行倒计时,当倒计时完成还没有人抢答的时候系统发出警报声音提示时间已经到了。当有选手在设定的时间里面完成抢答后,系统自动停止计时。系统需要主持人进行控制,当主持人按下开始以后才能抢答,否则抢答无效。还有清除复位键,抢答完成以后按复位键即可清除已有的状态。通过Verilog HDL建模实现系统的各个模块功能,最后将系统连接完成,进行编译仿真。
二、方案设计与论证
2.1方案论证
本系统采用Verilog HDL语言进行建模,总共分为五个模块,分别是抢答模块,锁存器模块,计数模块,声音产生模块、声音信号控制模块。抢答模块有三个输入,分别是抢答信号,清除信号,和使能信号。抢答模块有五组选手进行抢答,当使能信号有效以后,抢答信号其中一个有效则进行抢答锁存,然后输出抢答以后的各种状态,并且显示。计数模块可以进行倒计时,在使能信号有效的时候进行倒计时,然后发出控制信号控制声音控制模块,进行声音警报。
方案一:采用单片机来实现智力竞赛抢答器。基于单片机的智力竞赛抢答器的工作原理是采用单片机最小系统,用程序查询方式采用动态显示组号。主持人按下开始抢答键才可以抢答。主持人没有按下开始抢答按纽(start),有人抢答则抢答违规,报警并显示组号,主持人按下开始抢答开关重新抢答。主持人按下开始抢答按纽(P3.0),蜂鸣响声提示,数码管30秒倒计时抢答,蜂鸣器响声提示并显示他的组号,30秒内有人抢答则最后五秒倒计时警报。单片机最小系统、抢答按键模块(一位数码显示)、显示模块、显示驱动模块、抢答开关模块、蜂鸣器音频输出模块。基于单片机的智力竞赛抢答器硬件原理图如下:
图一:基于单片机的智力竞赛抢答器
通过软件设计能够完成任务要求的基本功能,软件可以采用C语言编写,由于系统不是很大编写难度不是很大,通过然间查询方式,查询是否有抢答按键按下,当有抢答按键按下的时候系统开始通过数码管DS1显示抢答选手的编码,LED等(D1~D5)显示对应选手面前的LED灯。同时系统开始倒计时,计时器部分可以通过单片机定时器中断实现,当定时器计时完成后还没有抢答则进行报警5s,表示抢答结束。用单片机实现的智力竞赛抢答器是基于软件和硬件的电路,实现起来比较简单,但是在运行时候由于单片机采用的是软件查询的方式,系统在运行的时候要一步一步查询软件的执行,耗时比较多。
方案二、采用FPGA来实现智力竞赛抢答器,用Verilog HDL语言进行建模,然后将各个模块按照设计的方案相连接,进行电路仿真分析通过以后就可以下载到FPGA板通过相应引脚的连接即可以实现电路的功能。FPGA的使用非常灵活,同一
您可能关注的文档
最近下载
- 2024年党章党规党纪应知应会知识阶段测试题库附答案.docx VIP
- 提高对患者跌倒坠床防范措施落实率PDCA.pptx VIP
- 三矿--2025年安全生产治本攻坚三年行动任务分解及完成情况表(2.25)(1).xlsx VIP
- 新编英语教程8Unit-2.ppt VIP
- 鹤煤三矿三年行动月报表(2.25).xls VIP
- 鹤煤三矿治本攻坚三年行动中期评估表6.9(1).doc VIP
- 人教版七年级上册《What’s this in English》教学设计.docx VIP
- 道德与法治三年级上册第三单元 安全护我成长 大单元整体学历案教案 教学设计附作业设计(基于新课标教学评一致性).docx VIP
- 防撞护栏墩专项施工方案.docx VIP
- 精神病患者分析研判报告.docx VIP
文档评论(0)