数字逻辑实验报告学生..docVIP

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑实验报告学生.

数字逻辑实验报告 姓名: 学号: 专业: 实验一:SSI 组合逻辑电路分析与设计 一、实验目的 1. 掌握用 SSI ( 小规模数字集成电路 ) 构成的组合逻辑电路的分析与测试方法; 2. 掌握组合逻辑电路的设计方法。 二、预习要求 1. 熟悉门电路工作原理及相应的逻辑表达式; 2. 熟悉数字集成块的引线位置及引线用途; 3. 预习组合逻辑电路的分析与设计步骤。 三、实验原理 组合逻辑电路是最常见的逻辑电路之一 , 其特点是在任一时刻的输出信号仅取决于该时刻的输入信号 , 而与信号作用前电路原来所处的状态无关。 组合逻辑电路的设计步骤如图1所示。 图1 组合逻辑电路的设计步骤 四、实验内容 1、设有一个监视交通信号灯工作状态的逻辑电路如表1 表1 交通灯真值表 所示,图中用 R 、 Y 、 G 分别表示红、黄、绿三个灯 , 并规定灯亮时为 1,不亮时为 0 。用 L表示故障信号, 正常工作时 L 为 0, 发生故障时 L 为 1 。按图2接 线 ,验证理论分析结果 , 并记入表1中 。 五、仿真数据 表2 在线仿真结果 R G Y L 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 图2 电路原理图 仿真结果如下图2所示。 六、仿真实验现象分析 附:所用芯片引脚图 7404引脚图 7400引脚图 7420引脚图 实验二:集成触发器 一、实验目的 1. 熟悉并验证触发器的逻辑功能及相互转换的方法。 2.掌握集成JK 触发器逻辑功能的测试方法。 3. 复习触发器的基本类型及其逻辑功能。 4. 进一步熟悉用双踪示波器测量多个波形的方法。 二、预习要求 1.复习触发器的基本类型及其逻辑功能。 2. 掌握JK触发器的逻辑功能及相互转换的方法。 三、实验原理 按触发器的逻辑功能分,有RS触发器,JK触发器,D触发器,T触发器,T‘触发器。 按触发脉冲的触发形式分 , 有高电平触发、低电平触发、上升沿触发和下降沿触发以及主从触发器的脉冲触发等。 各种触发器之间的转换: 四、实验内容及原理图 1. 验证触发器的逻辑功能。 2. 将JK触发器转换成D触发器,并验证功能 3. 将两个JK触发器连接起来 , 即第二个触发器的J K 端连接在一起 , 接到第一个触发器的输出端 , 输入分别观察和记录CP,1Q,2Q的波形 , 理解二分频 , 四分频的概念。 实验原理图: 五、实验在线仿真图及结果分析 仿真结果分析:CP周期: 1Q周期: 2Q周期: 附录:引脚图及功能表 引脚图 功能表: 实验三:计数、译码、显示电路 一、实验目的 1. 掌握中规模集成计数器CC 40161 的逻辑功能。 2. 学习 74 LS 48 BCD译码器和共阴极七段显示器的使用方法; 3. 进一步熟悉用示波器测试计数器输出波形的方法。 二、预习要求 1. 复习计数、译码、显示电路的工作原理。 2. 预习中规模CC40161的逻辑功能及使用方法。 3. 预习 74 LS 48 译码器和共阴极七段显示电器的工作原理及连接方法。 4. 绘出十进制计数、译码、显示电路的连接图。 三、实验原理 计数、译码、显示电路是由计数器、译码器和显示器三部分组成的。 1. 计数器 计数器是典型的时序逻辑电路 , 它用来累计和记忆输入脉冲的个数。本实验选用 CC40161 同步二进制计数器 , 采用反馈方式构成十进制计数器。 2.译码器 这里所说的译码器是将二进制数译成十进制数的器件。我们选用的74LS48 是 BCD码 七段译码器兼驱动器。 3. 显示器 显示器采用七段发光二极管显示器,它可以直接显示出译码器输出的十进制数。 图1 数码管引脚图 图2共阴型结构 图3 显示字形 四、实验内容及原理图 1 .测试CC40161的逻辑功能。 2.组装十进制计数器 , 并接入译码显示电路 ( 各集成芯片之间的连线自画 ) 。时钟脉冲选择 1Hz 正方波。观察电路的计数、译码、显示过程。 3. 将 1H

文档评论(0)

stzs + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档