- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 北京工业大学计算机学院 2004~2005学年第二学期《数字逻辑》考试试题(B卷) 考试时间:2005年6月24日13时30分至15时05分 学号: 姓名: 成绩: 答案 _ 得分: 四 三 二 一 题号: 一. 填空题(每题2分,共24分) 1. 数制转换 2. 已知(0101 1000 0110 0001)8421,若以十进制数10000为模,它的补数是( )8421。 3. 已知[x]反请写出: [x]原= ; [x]补= ;x= 。 4. 写出十进制数72的8421码、2421码和余3码的BCD代码。 (72)10 ? ( )8421 ( )2421 ( )余3码 5. 已知函数 写出其对偶式: 二. 简答题(每题6分,共24分) 1. 已知 2. 写出下面时序电路输出端Q的状态方程,并画出次态卡诺图。 3. 已知二进制自然代码(F3 F2 F1 F0)转换为格雷码(G3 G2 G1 G0)的逻辑电路如下,请直接画出格雷码转换为二进制自然代码的逻辑电路。 =1 =1 =1 G3 F3 F2 F1 F0 G2 G1 G0 求 的最简与或式和最简或与式。 =1 1 Q Q CP D Q B A CP d 1 1 d 1 0 d 0 1 0 10 11 01 00 AB C 最简与或式 最简或与式 或 =1 =1 =1 F3 F2 F1 F0 0 0 1 1 1 0 1 1 0 0 10 11 01 00 AB Q Qt+1 次态卡诺图: 状态方程: 4. 应用74LS139译码器和最少的与非门实现全减器。 74LS139 1. 分析由74LS153组成的如下电路,要求写出真值表并回答其功能。 (6分) 三. 分析题(共22分) 1 1 1 1 1 0 0 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 0 0 0 0 0 0 0 J D C B A 真值表: 1 A B C B C J D 1 1 1 1 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 1 0 0 0 0 0 0 0 G F C B A 真值表: 答:这是一个全加器。 3. 根据下图画出电路输出波形。(8分) 置数 ? 1 1 1 左移 ? 0 1 1 右移 ? 1 0 1 保持 ? 0 0 1 清零 × × × 0 功能 CLK S0 S1 /CLR 74LS194功能表 CLK /CLR QA QB QC 2. 根据下图电路画出状态图,并回答其功能。(8分) 上电清零 CJ=0 CJ=1 11/0 00/1 00/0 01/1 10/1 01/0 10/0 11/1 AiBi /Hi 答:这是一位二进制串行加法器。 四. 设计题(每题10分,共30分) 1.应用两个四位二进制数加法器为主要器件设计一位8421码加法器。 四位二进制数加法器 四位二进制数加法器 解:设两个加数分别是A3A2A1A0和B3B2B1B0,和为H3H2H1H0。第一个加法器完成四位二进制加法运算,第二个加法器完成加六修正。加六修正的判断条件是二进制加法之和超出8421编码范围,其卡诺图如下: 1 1 0 0 10 1 1 0 0 11 0 1 0 0 01 0 1 0 0 00 10 11 01 00 S3S2 S1S0 ≥1 0 0 0 COUT 解毕。 2. 用下降沿触发的D-FF设计三位格雷码同步计数器,要求写出状态图、状态表和激励方程,画出电路图。(10分) 解:三位格雷码同步计数器的状态图。 000 001 011 010 110 111 101 100 二进制状态表: 卡诺图: 101 111 111 110 100 101 000 100 010 011 110 010 011 001 001 000 Qt+1 Qt 100 101 010 011 1 000 111 110 001 0 10 11 01 0
您可能关注的文档
- (新)18.实训十八 仪表系统的检测与故障排除.doc
- (新)24基于C#的socket编程的TCP异步实现.doc
- (新)24米跨仓库施工组织设计.doc
- (新)25个循环经济产业园区.doc
- (新)34第三十四章抗微生物药4.ppt
- (新)35KV变电站值班员中级工.doc
- (新)046现场物资管理规定.doc
- (新)51CTO下载-2010年自考网络综合布线模拟试题及答案(两套).doc
- (新)065期监理案例学习.ppt
- (新)94年-2004年植物生理学.doc
- (新)2004年成人高考政治试题及答案下(专升本).doc
- (新)2004卫生部抗菌药物临床应用指导原则.doc
- (新)2005.11《机床数控技术》A卷试题-被选.doc
- (新)2005~2006学年第二学期《数字逻辑》考试试题(B卷).ppt
- (新)2005年国家公务员考试《行测》真题及解答(B类).doc
- (新)2005年上海市中考物理试题(含答案).doc
- (新)2005年注册资产评估师考试《资产评估》试题及答案.doc
- (新)2006-2007学年浙江省金丽衢十二校第二次联考.doc
- (新)2006年金丽衢十二校第二次联考英语试卷.doc
- (新)2006年咨询工程师考试《现代咨询方法与实务》真题及答案.docx
文档评论(0)