第24讲课时授课计划授课教案.doc.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第24讲课时授课计划授课教案.doc

第24讲 课时授课计划 授课教案 课时授课计划-24 课号24 课题:7.2 集成寄存器和移位寄存器 目的与要求:1 掌握寄存器及移位寄存器的基本概念、工作原理、工作波形 2 了解双向移位寄存器74LS194的逻辑功能 3 了解移位寄存器的应用 重点与难点:寄存器和移位寄存器的基本概念、工作原理、工作波形 课堂讨论:1 二进制的乘除法如何实现?(利用了移位寄存器) 2 寄存器与存储器有何区别? 复习(提问):总线传输时多个三态门的EN取值有何要求(顺序脉冲) 课时分配: 课堂教学环节 课堂组织 课堂讨论 复习(提问) 新课讲解 巩固新课 布置作业 时间分配(分) 5 20 5 60 5 5 7.2 集成寄存器和移位寄存器 7.2.1 常用集成寄存器 1.定义 2.7.2.2 常用集成移位寄存器 1. 四位双向移位寄存器74LS194 (1).逻辑功能示意图 2).功能表 3).主要功能分析 2. 实现数据的串—并转换 实现数据的并—串转换 (3)构成移位型计数器 作业: 7.2 集成寄存器和移位寄存器 7.2.1 常用集成寄存器 1.定义存放数码、运算结果或指令的电路。 一个触发器可存储一位二进制代码。n位二进制代码寄存器需n个触发器。 寄存器应用举例:运算中存贮数码、运算结果。计算机的CPU由运算器、控制器、译码器、寄存器组成,其中就有数据寄存器、指令寄存器、一般寄存器。 课堂讨论:寄存器与存储器有何区别? 寄存器内存放的数码经常变更,要求存取速度快,一般无法存放大量数据。(类似于宾馆的贵重物品寄存、超级市场的存包处。) 存储器存放大量的数据,因此最重要的要求是存储容量。(类似于仓库) 2. 触发型集成寄存器 如74LS171(4D)、74LS175(4D)、74LS174(6D)、 74LS273(8D)等。 例:下图是74LS171的逻辑符号和功能表。其中Cr为异步清 0 端,当Cr=1时,在CP上升沿作用下,输出Q接收输入代码,若CP无效时输出保持不变。 锁存型集成寄存器 如74LS375(4D)、74LS363(8D)、 74LS373(8D)等 例:下图是八D锁存器 74LS373的逻辑符号和功能表。当EN1EN0=10 时,输出Q随输入D变化,接收输入代码;当EN1EN0=00 时锁存代码;当EN0=1时,输出端的三态门处于禁止状态,因此输出为高阻。 7.2.2 常用集成移位寄存器 1. 四位双向移位寄存器74LS194 (1).逻辑功能示意图74LS194是四位通用移存器,具有左移、右移、并行置数、保持、清除等多种功能,其内部结构与逻辑符号分别如图 7-19(a)、(b)所示。74LS194各引出端功能如下: D0~D3: 并行数码输入端。 Cr: 异步清 0 端,低电平有效。 SR、SL:右移、左移串行数码输入端。 S1、 S0: 工作方式控制端。 (2)功能表 (3).主要功能分析 Cr=0,移存器无条件清 0。只有当Cr=1,CP上升沿到达时,电路才可能按S1S0设置的方式执行移位或置数操作:S1S0=11为并行置数,S1S0=01为右移,S1S0=10为左移,时钟无效或虽然时钟有效,但S1S0=00 则电路保持原态。 2. 集成移位寄存器的应用 (1)实现数据的串—并转换 将串行输入数据转换成并行数据输出,七位串入—并出转换电路如图示。 七位串入—并出状态表 (2)实现数据的并—串转换 将并行输入数据转换成串行数据输出,七位并入—串出转换电路如图示。 七位并入—串出状态表 (3)构成移位型计数器 ① 环型计数器 逻辑电路和完全状态图如图, 特点:n进制环型计数器由n位移存器组成;存在死循环。 优点:电路简单。 缺点:电路状态利用率低,计n个数,需n个触发器,很不经济。 ② 扭环型计数器 逻辑电路和完全状态图如图 特点:n位移存器可以构成M=2n计数器。存在死循环。 修正后可消除死循环。 74LS171 r C D 4 D 3 D 2 D 1 CP Q 4 Q 4 Q 3 Q 3 Q 2 Q 2 Q 1 Q 1 D 8 D 7 D 6

文档评论(0)

75986597 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档