- 1、本文档共63页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2第2章FPGA-CPLD结构原理
* 习 题 习题3-1 OLMC有何功能?说明GAL是怎样实现可编程组合电路与时序电路的。 习题3-2 什么是基于乘积项的可编程逻辑结构? 习题3-3 什么是基于查找表的可编程逻辑结构? 习题3-4 FPGA系列器件中的EAB有何作用? 习题3-5 与传统的测试技术相比,边界扫描技术有何优点? 习题3-6 解释编程与配置这两个概念。 习题3-7 请参阅相关资料,并回答问题:如本章给出的归类方式,将基于乘积项的可编程逻辑结构的PLD器件归类为CPLD;将基于查找表的可编程逻辑结构的PLD器件归类为FPGA,那么,APEX系列属于什么类型PLD器件?MAX II系列又属于什么类型的PLD器件?为什么? * 4.可编程连线阵列(PIA) PIA信号布线到LAB的方式 不同的LAB通过在可编程连线阵列PIA上布线,以相互连接构成所需逻辑。 MAX3000A的专用输入、I/O引脚和宏单元输出都连接到PIA,PIA可以把信号送到整个器件的各个地方。 * 5.I/O控制块 器件的I/O控制块 I/O控制块允许每个IO引脚单独被配置为输入、输出和双向工作模式。 所有IO引脚都有一个三态缓冲器,控制信号来自多路选择器,可以选择用信号、GND和VCC控制。 * 2.4 FPGA的结构与工作原理 2.4.1 查找表逻辑结构 FPGA查找表单元 可编程的查找表结构(LOOK UP TABLE LUT) 大部分FPGA采用基于SRAM的查找表结构,用SRAM来构成逻辑函数发生器。 一个N输入的LUT可以实现N个输入变量的任何逻辑。 一个N输入的LUT,需要SRAM存储N个输入构成的真值表,需要2的N次幂个位的SRAM单元。 * FPGA查找表单元内部结构 4输入 16×1 SRAM存储真值表 * 2.4.2 CycloneIII系列器件的结构与原理 Cyclone LE结构图 Cyclone III具有低功耗、高性价比 Cyclone主要由: 逻辑阵列块LAB 嵌入式存储器块 嵌入式硬件乘法器 IO单元 PLL等模块构成 各个模块之间存在丰富的互连线和时钟网络 * LAB由多个逻辑宏单元LE构成,LE是FPGA器件的最基本的可编程单元 LE主要由一个4输入的查找表LUT、进位链逻辑、寄存器链逻辑和一个可编程的寄存器构成。 4输入的LUT可完成所有的4输入1输出的组合逻辑功能。 每个LE中的可编程寄存器可以被配置称各种触发器形式,而且寄存器具有数据、时钟、时钟使能、清零输入信号。寄存器可旁路。 LE有三个输出驱动内部互连,一个驱动局部互连,另两个驱动行或列的互连,LUT和寄存器的输出可单独控制。 * Cyclone LE普通模式 Cyclone的工作模式 LE可工作在两种操作模式下。 普通模式,LE适合通用逻辑应用和组合逻辑的实现 * Cyclone LE动态算术模式 算术模式,可以更好的实现加法器、计数器、累加器和比较器。 * Cyclone LAB结构 逻辑阵列块LAB是由一系列相邻的LE构成。Cyclone III LAB包含16个LE,LAB间存在行互连、列互连、直连通路互连、LAB局部互连、LE进位链和寄存器链。 局部互连可以在同一个LAB的LE间传输信号; 进位链用来连接LE的进位输出和下一个LE的进位输入; 寄存器链用来连接下一个LE的寄存器输出和下一个LE的寄存器数据输入。 * LAB阵列 * LAB控制信号生成 控制信号生成 每个LAB都有专用的逻辑来生成LE的控制信号 LE的控制信号包括时钟信号、时钟使能信号、异步清零、同步清零、异步预置/装载信号、同步装载和加/减控制信号。 * FPGA含有嵌入式存储器,由数十个M9K的存储器块构成,可实现8192位RAM、ROM等存储器功能。 Cyclone III中还有嵌入式乘法器,硬件乘法器可大大提高FPGA在处理DSP任务是的能力。 Cyclone III器件中设置了复杂的全局时钟网络,用于实现全局时钟、复位信号。 LVDS连接 (低压差分串行) Cyclone III的I/O支持多种IO接口,符合多种I/O标准。 Low-Voltage Differential Signaling 低压差分信号 1994年由美国国家半导体公司提出的一种信号传输模式,它是一种标准 ,它在提供高数据传输率的同时会有很低的功耗,另外它还有许多其他的优势: 1、低电压电源的兼容性 2、低噪声 3、高噪声抑制能力 4、可靠的信号传输 5、能够集成到系统级IC内 使用LVDS技术的的产品数据速率可以从几百Mbps到2Gbps。 它是电流驱动的,通过在接收端放置一个负载而得到电压,当电流正向流动,接收端输
您可能关注的文档
- 2汽车电气设备构造与维修 - 副本.ppt
- 2涂涂画画真好看.ppt
- 2物质提纯和检验.ppt
- 2滑坡一般知识.ppt
- 2看画识字真有趣.ppt
- 2物流系统.ppt
- 2硅酸盐水泥生产技术.ppt
- 2砖石上的雕刻.ppt
- 2第二章 尺寸精度.ppt
- 2第一章 孔与轴的极限与配合.ppt
- 浙江衢州市卫生健康委员会衢州市直公立医院高层次紧缺人才招聘11人笔试模拟试题参考答案详解.docx
- 浙江温州泰顺县退役军人事务局招聘编外工作人员笔试备考题库及参考答案详解一套.docx
- 江苏靖江市数据局公开招聘编外工作人员笔试模拟试题及参考答案详解.docx
- 广东茂名市公安局电白分局招聘警务辅助人员40人笔试模拟试题带答案详解.docx
- 江苏盐城市大丰区住房和城乡建设局招聘劳务派遣工作人员4人笔试模拟试题带答案详解.docx
- 浙江舟山岱山县东沙镇人民政府招聘笔试模拟试题及参考答案详解1套.docx
- 最高人民检察院直属事业单位2025年度公开招聘工作人员笔试模拟试题含答案详解.docx
- 浙江金华市委宣传部、中共金华市委网信办所属事业单位选调工作人员笔试备考题库及答案详解1套.docx
- 广东深圳市党建组织员招聘40人笔试模拟试题及答案详解1套.docx
- 江苏南京水利科学研究院招聘非在编工作人员4人笔试模拟试题及参考答案详解.docx
文档评论(0)