电子设计竞赛.docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子设计竞赛

福州大学阳光学院 电子设计大赛论文 题目:九路抢答器 组长:庄友东 组员:汪文坤 张志威 专业:11级电子信息工程二班 题目:九路抢答器 摘要 设计任务 基本要求: 1.同时供9名选手参赛,分别用9个按钮S1-S9表示; 2.设置一个系统清除和抢答控制开关S,该开关由主持人控制; 3.具有锁存,显示和声响提示功能。即选手按动按钮,锁存相应的编号,扬声器发出声响提示,并在DPY_7-SEG七段数码管上显示选手号码。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 发挥部分: 两个数码管可输出0-99的数字,通过开关设定,可设置需要的时间,然后进行倒数功能,当选手按动S1-S9按钮抢答,则时间会停止,让选手答题,当主持人再按另一个按钮(设置时间按钮的右边那个键),则时间继续倒数。时间一到,则指示灯亮起,提醒时间已到。 一、总电路图如下: B1 B 1 C 2 LT 3 BI 4 LE 5 D 6 A 7 GND 8 e 9 d 10 c 11 b 12 a 13 g 14 f 15 VDD 16 U3 MC14511BD B 1 C 2 LT 3 BI 4 LE 5 D 6 A 7 GND 8 e 9 d 10 c 11 b 12 a 13 g 14 f 15 VDD 16 U4 MC14511BD f 9 g 10 e 1 d 2 K 3 c 4 b 6 a 7 K 8 DS1 f 9 g 10 e 1 d 2 K 3 c 4 b 6 a 7 K 8 DS2 1 2 3 4 5 6 7 8 S3 +5 +5 +5 +5 +5 100k R18 100k R20 100k R22 100k R24 +5 1 2 3 4 5 6 7 8 S4 100k R19 100k R21 100k R23 100k R25 +5 +5 82K R27 33K R26 0.01uF C2 10uF C1 TRIG 2 OUT 3 RST 4 CVOLT 5 THR 6 DISC 7 VCC 8 GND 1 U11 NE555D +5 1K R28 DS4 S2 10K R8 +5 1 2 U9A 4069 D5 A 15 B 1 C 10 D 9 BRW 13 QA 3 UP 5 QB 2 DOWN 4 QC 6 CLR 14 QD 7 LD 11 CO 12 VDD 16 GND 8 U6 CD40192 A 15 B 1 C 10 D 9 BRW 13 QA 3 UP 5 QB 2 DOWN 4 QC 6 CLR 14 QD 7 LD 11 CO 12 VDD 16 GND 8 U7 CD40192 470 R1 470 R2 +5 S13 1K R9 +5 I1 11 I2 12 I3 13 I4 1 I5 2 I6 3 I7 4 I8 5 I9 10 A 9 B 7 C 6 D 14 VCC 16 GND 8 U8 74LS147 S1 B 1 C 2 LT 3 BI 4 LE 5 D 6 A 7 GND 8 e 9 d 10 c 11 b 12 a 13 g 14 f 15 VDD 16 U2 CD4511 10K R3 +5 D6 D4 D3 D2 +5 Q1 9013 D7 1N4148 D8 1N4148 10K R6 100K R7 2K R4 LS1 f 9 g 10 e 1 d 2 K 3 c 4 b 6 a 7 K 8 DS3 470 R5 +5 3 4 U1B 4069 5 6 U1C 4069 1 2 U1A 4069 8 9 U1D 4069 1K R10 1K R11 1K R12 1K R13 1K R14 1K R15 1K R16 1K R17 S5 S6 S7 S8 S9 S10 S11 S12 +5 A B C D A B C D +5 +5 3 4 5 6 U10B 74LS11 2 3 1 U5A 74LS02 10 11 U1E 4069 D1 LD LD 12 13 U1F 4069 二.设计方案与论证 (一)设计思路 三.理论设计与分析 四.芯片介绍 (一)74LS147简要说明 表3.5 74LS147的真值表及引脚图 优先编码器是当多个输入端同时有信号时,电路只对其中优先级别最高的输入信号进行编码。常用的集成优先编码器IC有10线-4线、8线-3线两种。10线-4线优先编码器常见的型号为54/74147、54/74LS147,8线-3线优先编码器常见的型号为54/74148、54/74LS148。 第9脚NC为空。74LS147优先编码器有9个输入端和4个输出端。某个输入端为0,代表输入某一个十进制数。当9个输入端全为1时,代表输入的是十进制数0。4个输出端反映

文档评论(0)

bm5044 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档