- 1、本文档共20页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
积体电路设计与数位(Digital)-云林科技大学
國立雲林科技大學電機工程系積體電路與系統設計組混合訊號積體電路與系統實驗室Mixed-Signal Integrated Circuits and Systems Lab 緣由 由於積體電路(Integrated Circuit, IC)製造技術的精進,系統設計已由運用個別積體電路功能整合的方式進步至系統晶片(System-on-a-Chip, SoC) 設計的世代。原本分屬不同設計範疇的類比(Analog)積體電路設計與數位(Digital)積體電路設計已經必須同時整合,而進入新的混合訊號(Mixed-Signal)積體電路設計的世代。 簡報內容 人員簡介 儀器設備 研究主題 研究計畫 研究成果 論文 專利 簡介 主持人簡介 黃崇禧 助理教授 國立臺灣大學電機工程學系 學士,碩士,博士 工作資歷 華夏技術學院電機工程系 崇貿科技股份有限公司 臺灣積體電路製造公司設計服務處 世大積體電路製造公司設計服務中心 大騰電子企業股份有限公司 研究生簡介 碩二 94 陳科含 碩一 95 余信宏 碩一 95 鄭惟陽 碩一 95 李家豪 研究主題 Mixed-Signal Integrated Circuits and Systems Design Time Digitizing System Design Hard IP in SoC Phase-Locked Loop (PLL) Delay-Locked Loop (DLL) ADC, DAC, Filter, RF, …etc. 研究計畫 Research on the Integration of High-Speed Continuous Time Interval Digitizing System Chip 具有高速連續轉換功能時距數位化系統晶片整合之研究 國科會, 積體電路及系統設計學門 (NSC 95-2221-E-224-103-) 2006/8/1 ~ 2007/7/31 Research on Continuous Time Interval Digitizing System with High Sampling Rate, 具高取樣率連續時距數位化系統電路之研究 國科會,積體電路及系統設計學門 (NSC 94-2215-E-224-011-) 2005/8/1 ~ 2006/7/31 儀器設備 現有 工作站 Sun Ultra-45 x 1 工作站 Sun Blade-150 x 1 個人電腦 (P4 3.0GHz等級以上) x 6 網路印表機 HP LaserJet 2420 x 2 儀器設備 未來規劃 工作站 x 1, 個人電腦 x 3 測試設備 取樣示波器 (Sampling Scope) 高精度訊號產生器 (Signal Generator) 高速邏輯分析儀 (Logic Analyzer) 頻譜分析儀 (Spectrum Analyzer) 研究成果 期刊論文 Chen C.-C., P. Chen, C.-S. Hwang and W. Chang, 2005, “A precise cyclic CMOS time-to-digital converter with low thermal sensitivity”, IEEE Transactions on Nuclear Science, vol. 51, no. 4, pp.834-838, August 2005., (EI、SCI) Hwang C.-S., P. Chen and H.-W. Tsao, 2004, “A high-precision time-to-digital converter using a two-level conversion scheme”, IEEE Transactions on Nuclear Science, vol.51, no.4, pp.1349-1352, August., (EI、SCI) Liu S.-I. and C.-S. Hwang, 1997, “Realization of current-mode filters using single FTFN”, International Journal of Electronics, vol. 82, pp. 499-502, May., (EI、SCI) 研究成果 會議論文 Hwang C.-S., P. Chen, and H.-W. Tsao, 2004, “A wide-range and fast-locking clock synthesizer IP based on delay-locke
您可能关注的文档
- 私立东海大学附属国民小学申请入学资料表.doc
- 社区总体营造的意义-ShenJiRen(沈己人).ppt
- 私校退抚新制之说明-私校退抚储金管理会.ppt
- 秋季开学量化考核表.doc-无为县泉塘中心校.doc
- 种畜禽生产经营许可证相关表格.doc.doc
- 种类繁多的动物.doc
- 社会组织发展管理及展望-镇江市民政局.ppt
- 科举制的创立说课稿.ppt.ppt
- 科利亚的木匣.ppt
- 社会报告南国之境屏东国屏东县.ppt(9224KB).ppt
- 半导体材料测试技术在高端装备制造领域的应用前景分析报告.docx
- 2025年医疗设备使用效率在远程医疗设备管理中的应用报告.docx
- 元宇宙虚拟会展在虚拟艺术创作与展示报告.docx
- 2025年学前教育师资队伍师资培训师资培训师资培训效果评估报告.docx
- 半导体材料测试设备市场2025年行业深度分析报告.docx
- 零售业数字化供应链协同与供应链协同平台建设实践报告.docx
- 银发经济崛起:2025年老年旅游市场发展趋势与产品创新报告.docx
- 中国宠物行业市场细分领域深度研究报告.docx
- 半导体材料环境适应性测试方法研究报告2025.docx
- 2025年非遗文化体验中心跨境市场消费者行为分析报告.docx
文档评论(0)