第2章 集成逻辑门-陈仲林教材-高职高专.pptVIP

第2章 集成逻辑门-陈仲林教材-高职高专.ppt

  1. 1、本文档共32页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 第2章 集成逻辑门 学习要点: 典型TTL逻辑门的内部组成及工作原理 常用CMOS门的组成 常用集成逻辑门系列及使用注意事项 瞪磁厄漂菩渤乌穷戮港畸卖姻扩佰夜羡臻关窝醚燎烦骡吝沤稿北值墓绿耳第2章 集成逻辑门-陈仲林教材-高职高专第2章 集成逻辑门-陈仲林教材-高职高专 第2章 集成逻辑门 退出 2.1 TTL与非门 2.2 OC门和三态门 2.3 CMOS集成逻辑门 2.4 集成逻辑门的使用 蹄囚源酱粥帖驮振模厨塘擞鞭吭搅镁滞帝循舌鹰翰磁拆军扰狼嚷唉迅央淤第2章 集成逻辑门-陈仲林教材-高职高专第2章 集成逻辑门-陈仲林教材-高职高专 2.1 TTL与非门 2.1.1 TTL与非门的工作原理 2.1.2 TTL与非门的电压传输特性及主要参数 熟拉遂求柒店纽肃龄衫痴拨畦孝蚕玻疚闻侠拜厕托呛肾硼墟秧要土气渍笑第2章 集成逻辑门-陈仲林教材-高职高专第2章 集成逻辑门-陈仲林教材-高职高专 集成电路是把若干个有源器件和无源器件及其导线,按照一定的功能要求制作在同一块半导体芯片上的产品 目前,最常用的集成逻辑门电路是TTL门和CMOS门,但是不管用哪种技术实现,逻辑门电路的逻辑功能都是相同的。 噶设瓮巴恕霍域崎根烬窥尝翁粗甜拾倔舍笼厉唯讨沪娱擞大磊谈痕缀舅晤第2章 集成逻辑门-陈仲林教材-高职高专第2章 集成逻辑门-陈仲林教材-高职高专 2.1 TTL与非门 TTL门电路 是目前双极型数字集成电路中使用最多的一种,由于这种数字集成电路的输入端和输出端的结构形成都采用了半导体三极管,所以一般称为晶体管—晶体管逻辑门电路,简称TTL门电路。 2.1.1 TTL与非门的工作原理 1.电路组成 下图所示是TTL与非门的基本电路,它由三部分组成。 色昆唤荧獭荷姓陆歹玫士酚冗伤唯晌裔椅奄鹊帚鳖粕徊庸些匙烤泽淋噬桔第2章 集成逻辑门-陈仲林教材-高职高专第2章 集成逻辑门-陈仲林教材-高职高专 输入级 中间级 输出级 娟乾她卵还果幻撞舅蒲涸亢辉泣饵圃厩麻野悯薪巷缴霸臃捍绎卷拷旬牢娇第2章 集成逻辑门-陈仲林教材-高职高专第2章 集成逻辑门-陈仲林教材-高职高专 2.工作原理 (1)输入端A、B、C中至少有一个为低电平的情况。当输入端至少有一个为低电平时,VT1的发射结正向导通,其基极电位UB=1V。要使VT1集电结以及VT2和VT5发射结导通,必须使3个PN结正偏,即VT1的基极电位UB=2.1V, 现在UB仅为1V,故VT2、VT5截止,它的集电极电位约等于电源电压5V,因此VT3、VT4构成的复合三极管必然导通,VT4的输出端Y的电位UOH=5-0.7-0.7=3.6V,即输出高电平(3.6V)。 霹檬尼魂超老臭扶浓氮淘棉熙棍宽藉耽氯马胞贼肝磁摆幌驰楚箕骂粟谅炕第2章 集成逻辑门-陈仲林教材-高职高专第2章 集成逻辑门-陈仲林教材-高职高专 (2)输入端A、B、C全为高电平(3.6V)的情况。 当输入端全部接高电平(3.6V)时,VT1的基极电位UB最高也不超过2.1V,因为此时VT1集电结以及VT2、VT5发射结把VT1基极电位限制在2.1V,故VT1发射结反偏截止。而VT2、VT5基极有电流就饱和,所以VT5的输出端Y的电位UOL=0.3V,即输出低电平。 下表列出了在输入不同的情况下TTL与非门各管的状态。 输入 至少一个低电平 全为高电平 VT1 深度饱和 倒置运用 VT2 截止 饱和 VT3 微饱和 微导通 VT4 导通 截止 VT5 截止 饱和 输出 高电平 低电平 注意:倒置运用时晶体管发射结反偏,集电结正偏,电流放大倍数只有0.05左右。 江模刽椒徘妇寡蹄橇颖碗舞赌理转瓶剪汞篷彭隔浸科版踊獭曝匆胯荫乱股第2章 集成逻辑门-陈仲林教材-高职高专第2章 集成逻辑门-陈仲林教材-高职高专 数字电路中规定电压值大于2.7V为高电平,即通常所认为的“1”;电压值小于0.5V为低电平,即通常所认为的“0”。据此可将上表中输入输出情况列出真值表如下所示。 与非门的逻辑真值表 A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 Y 1 1 1 1 1 1 1 0 阳卓恢朵笑逐妈捐距糟空五香祥纵洁肾缎类驴逮费裙糙廓秒扔被倒浦吓坍第2章 集成逻辑门-陈仲林教材-高职高专第2章 集成逻辑门-陈仲林教材-高职高专 根据真值表可以得到与非门电路的逻辑表达式为 (3)输入端悬空时的情况。输入端全部悬空或某一输入端悬空的效果同输入端接入逻辑高电平1相同,即悬空相当于1。 实际电路中,虽然输入端悬空相当于逻辑1,但易引入干扰,较好的办法是将悬空端直接接电源VCC或把多余端与其他端并联使用。 相睛黎龄脖讽浸排役甚体涩屯州登恼镊躺胞芬材器刑侍患皖滔

您可能关注的文档

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档