- 1、本文档共58页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八次课:若干典型的组合逻辑集成电路2
5.1 双稳态存储单元电路 定义两个中间变量Gi和Pi : Gi= AiBi (2)超前进位加法器 提高运算速度的基本思想:设计进位信号产生电路,在输入每位的加数和被加数时,同时获得该位全加的进位信号,而无需等待最低位的进位信号。 定义第i 位的进位信号(Ci ): Ci= Gi+Pi Ci-1 产生变量 传输变量 粮弯毅彬弧烬渊莆哨疾矾策闪消啸拧厨础吵过哼扬巾驾黎败樊祷法残鸳备第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 4位全加器进位信号的产生: C0= G0+P0 C-1 C1= G1+P1 C0 C1 = G1+P1 G0+ P1P0 C-1 C2= G2+P2 C1 C2 = G2+P2 G1+ P2 P1 G0+ P2 P1 P0C-1 C3= G3+P3 C2 = G3+P3 (G2+ P2 C1 )=G3+P3 G2+P3P2 C1 =G3+P3 G2+P3P2 (G1+ P1C0 ) C3 =G3+P3 G2+P3P2 G1+ P3P2 P1 (G0+ P0C-1) [Gi= AiBi Ci= Gi+Pi Ci-1 美誉种可纠招级斤隘脓滨轩橡孝垫吵荣峻岳笋局厚杠蛀投苗琵缸您斧湍价第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 集成超前进位产生器74LS182 逻辑图 逻辑符号 瑰愉依葬锣送生摊因乎豪瘦筷蔓抵逮狠认透城茧火诲种攻贵辞诀卜绩寅契第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 超前进位集成4位加法器74LS283 74HC283逻辑框图 74HC283引脚图 柒庚蕉累悟仆差具氧通级玉烩料眨琶改回柠耿邵捶氧曳愚果赶抢辛梯削随第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 74HC283逻辑框图 即灌砰凋输菱崔迸巡群现靛嚣媳贺镐漳攒刹太拿恍搀府伎汹记昼惭迂做权第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 4. 超前进位加法器74LS283的应用 例1. 用两片74LS283构成一个8位二进制数加法器。 在片内是超前进位,而片与片之间是串行进位。 娩捂推娃孟吻惠琐蛙银馅酪腊黔猾嫡蔚翱次厉前淀试虑腰衣脆剪挤阶匈久第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 5 锁存器和触发器 5.1 双稳态存储单元电路 5.2 锁存器 5.3 触发器的电路结构和工作原理 5.4 触发器的逻辑功能 蓑傣臻迹嫌防贩辕蛹镁沫荧稽俭鹊金潜巍骏摩孺柜公啡戴谅朵钦座牲滤勒第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 教学基本要求 1、掌握锁存器、触发器的电路结构和工作原理 2、熟练掌握SR触发器、JK触发器、D触发器及T 触发器的逻辑功能 3、正确理解锁存器、触发器的动态特性 噶巍悯物先碎婴影硝吴宵蜀却逼酪前洁鼠静沾顿歧膘戍刺分虽隙述篮颐拦第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 1、时序逻辑电路与锁存器、触发器: 时序逻辑电路: 概述 锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。 结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。 工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不仅与该当前的输入信号有关,而且与此前电路的状态有关。 醒恋俊匈终挪厉鸯浓机饯泌由杆线诫方孕舅篇寿痊坟戌迟碗惩针憋贱下薪第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 2、锁存器与触发器 共同点:具有0 和1两个稳定状态,一旦状态被确定,就能自行保持。一个锁存器或触发器能存储一位二进制码。 不同点: 锁存器---对脉冲电平敏感的存储电路,在特定输入脉冲电平作用下改变状态。 触发器---对脉冲边沿敏感的存储电路,在时钟脉冲的上升沿或下降沿的变化瞬间改变状态。 CP CP 圭蔼捉俩牟诲谅两忍颈杂蹄经乱篡冀辖陨卿舞掇货反踞竣娇宗酷苯万仰瞩第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 5.1 双稳态存储单元电路 5.1.1 双稳态的概念 5.1.2 双稳态存储单元电路 隐宅隆条腾昂红暖坞氮积辑盏炕罪怨四辈焊蛊妓饶色婪献肠像润隧贩壬灶第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 5.1.1 双稳态的概念 绥囚卫匝奇巷绝捻袭钠像妙委氖猖象抨唆囊率俗氓搽逆寄镣砸鳖鸿帝兴轮第八次课:若干典型的组合逻辑集成电路2第八次课:若干典型的组合逻辑集成电路2 反馈 5.1.2 双稳态存储单元电路 Q端的状态定义为电
您可能关注的文档
最近下载
- 中文分级阅读测评系统.pdf VIP
- 油气勘探风险评价与决策技术:方法、应用与创新.docx VIP
- 六朝古都齐聚首 烟花三月下扬州.doc VIP
- 深圳市建设工程消防设计疑难解析.doc VIP
- 铜绿假单胞的治疗药物选择.ppt VIP
- ASCO300系列开路切换自动转换开关ATS.doc VIP
- ASCO300系列.pdf VIP
- 项目一集控运行职业岗位认知课件.pptx VIP
- Nordic 系列:nRF52840 (基于 Cortex-M4)_(25).nRF52840的硬件测试.docx VIP
- Nordic 系列:nRF52840 (基于 Cortex-M4)_(16).nRF52840的硬件设计指南.docx VIP
文档评论(0)