《数字逻辑电路(a)》复习第六章时序电路《数字逻辑电路(a)》复习题第六章时序电路《数字逻辑电路(a)》复习题第六章时序电路《数字逻辑电路(a)》复习题第六章时序电路.docVIP

《数字逻辑电路(a)》复习第六章时序电路《数字逻辑电路(a)》复习题第六章时序电路《数字逻辑电路(a)》复习题第六章时序电路《数字逻辑电路(a)》复习题第六章时序电路.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字逻辑电路(a)》复习第六章时序电路《数字逻辑电路(a)》复习题第六章时序电路《数字逻辑电路(a)》复习题第六章时序电路《数字逻辑电路(a)》复习题第六章时序电路

时序逻辑电路 选择题 1.同步计数器和异步计数器比较,同步计数器的显著优点是 。 A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。 3.下列逻辑电路中为时序逻辑电路的是 。 A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 4. N个触发器可以构成最大计数长度(进制数)为 的计数器。 A.N B.2N C.N2 D.2N 5. N个触发器可以构成能寄存 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N 6. 7.同步时序电路和异步时序电路比较,其差异在于后者 。 A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关 8.一位8421BCD码计数器至少需要 个触发器。 A.3 B.4 C.5 D.10 9.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用 个触发器。 A.2 B.3 C.4 D.8 10.8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。 A.1 B.2 C.4 D.8 判断题(正确打√,错误的打×) 1.同步时序电路由组合电路和存储器两部分组成。( √ ) 2.组合电路不含有记忆功能的器件。( √ ) 3.时序电路不含有记忆功能的器件。(× ) 4.同步时序电路具有统一的时钟CP控制。( √ ) 5.异步时序电路的各级触发器类型不同。( × ) 6.环形计数器在每个时钟脉冲CP作用时,相临状态仅有一位触发器发生状态更新。( × ) 7.环形计数器如果不作自启动修改,则总有孤立状态存在。( √ ) 8.计数器的模是指构成计数器的触发器的个数。( × ) 10.D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。( × ) 13.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。( × ) 14.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( √ ) 填空题 1.寄存器按照功能不同可分为两类: 寄存器和 寄存器。 2.数字电路按照是否有记忆功能通常可分为两类: 、 。 3.由四位环形移位寄存器构成的顺序脉冲发生器可产生 个顺序脉冲。 4.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。 5.用电位触发的D触发器(同步式触发器)构成的寄存器称为 。 6. n个触发器构成的环形计数器,其模数是 ,又是 进制计数器,也是一个 分频电路,也是一个 顺序脉冲发生器。该环形计数器 自启动能力的。 7. n个触发器构成的扭环形计数器,其模数是 ,又是 进制计数器,也是一个 分频电路,该环形计数器 自启动能力的。 四、时序电路的分析 1、分析以下电路,说明电路功能。 2、分析下图所示时序电路,作出状态表和状态图,指出其逻辑功能。 第七章答案 选择题 A D C D B A B B B D D A B AB A C 判断题 1.√ 2.√ 3.√ 4.√ 5.× 6.× 7.√ 8.× 9.× 10.× 11.√ 12.× 13.× 14.√ 填空题 移位 数码 组合逻辑电路 时序逻辑电路 4 同步 异步 锁存器 N, n n n 无 2n, 偶数,2n 无 四、1.(1)、 , , (2)、、 (3)、 Q1n Q0n Q1n+1 Q0n+1 0 0 1 0 0 1 0 0 1 0 0 1 1 1 0 0 (4)、 该电路是3进制减法计数器 2 . 驱动方程 状态方程: 一个五进制加法计数器

您可能关注的文档

文档评论(0)

ganqludp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档