微机原理课程设计讲义.docVIP

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理课程设计报告 学院:机电工程学院 目录 概述……………………………………………………………………………………3 地址分配………………………………………………………………………………3 总线电路……………………………………………………………………3 1.1 芯片简介………………………………………………………………………3 1.2 微处理器8088最小系统……………………………………………………8 存储器(ROM和RAM)电路…………………………………………………9 2.1 芯片简介………………………………………………………………………9 2.2 存储器(ROM和RAM)电路 …………………………………………………10 温度检测A/D变换接口电路………………………………………………12 3.1 芯片简介……………………………………………………………………12 3.2 温度检测A/D变换接口电路………………………………………………14 D/A变换接口电路驱动直流电机…………………………………………15 4.1 芯片简介……………………………………………………………………15 4.2 直流伺服电机………………………………………………………………16 4.3 D/A变换接口电路驱动直流电机…………………………………………17 步进电机控制电路…………………………………………………………18 5.1 芯片简介……………………………………………………………………18 5.2 步进电机……………………………………………………………………22 5.3 步进电机控制电路…………………………………………………………23 心得与总结 …………………………………………………………………………25 总图 …………………………………………………………………………………26 概述 本系统采用8088微处理器工作在最小方式下,采用8282、8286、8284形成逻辑总线。用到两片2764和两片6264构成16KB的ROM和16KB的RAM,在此基础上实现一系列接口逻辑,包括采用0809实现8位温度采集接口,采用0832实现直流电机的控制,采用8255和8253实现步进电机的控制。 地址分配 ROM:FC000H~FFFFFH。 RAM:00000H~03FFFH。 AD:0000H~0007H。 DA:0008H。 8253:0038H~003BH。 8255:003CH~003FH。 第1章 总线电路 1.1 芯片简介 1. 8088简介 8088引脚图 图1 8088是16位微处理器,共40条引 脚,有20条地址总线,8条数据总线,控制总线有16条引脚。 (1)地址/数据总线 1) AD7~AD0(输入/输出):为分时复用地址/数据总线。执行对存储器读写或在I/O端口输入输出操作的总线周期的T1状态时,作为地址总线输出A7~A0的8位地址,其他T状态时,作为双向数据总线输入或输出D7~D0的8位数据。 2)A15~A8(输出):地址总线。 3)A19/S6、A18/S5、A17/S4、A16/S3(输出):为分时复用的地址/状态信号线。在存储器读写操作总线周期的T1状态输出高4位地址A19~A16,对I/O端口输入输出操作时,这4条线不用,全为低电平。在其他T状态时,这4条线用来输出状态信息,S6始终为低电平,S5时标志寄存器的中断允许标志位IF的当前状态,S4和S3用来指示当前正在使用的段寄存器。S4S3分别为00、01、11表示对存储器访问时段寄存器分别为ES、SS、DS。S4S3为10表示对存储器访问时段寄存器为CS,或者表示对I/O端口进行访问以及在中断响应的总线周期中读取中断类型号。 (2)最小方式下的控制总线 1)NMI(输入):非可屏蔽中断请求输入信号,上升沿有效。当该引脚输入由一个低变高的信号时,CPU在执行完现行指令后,立即进行中断处理。CPU对该中断请求信号的响应不受中断允许标志位IF状态的影响。 2)INTR(输入):可屏蔽中断请求输入信号,高电平有效。当INTR为高电平时,表示外部有中断请求。CPU在每条指令的最后一个时钟周期对INTR进行测试,以便决定现行指令执行完后是否响应中断。CPU对该中断请求信号的响应受中断允许标志位IF状态的影响。 3)RD(输出):读信号,低电平有效。有效时,表示CPU正在执行从寄存器或I/O端口输入的操作。 4)WR(输出)

文档评论(0)

jiayou10 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档