2008计算机组成原理A卷.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2008计算机组成原理A卷

一、选择题(每小题1分,共15分) ( )CPU包括______。 (A)控制器 (B)控制器、运算器、cache (C)运算器和主存 (D)控制器、ALU和主存 ( )A)RR型指令 (B)RS型指令 (C)SS型指令 (D)程序控制指令 ( )cache的目的是______。 (A)解决CPU和主存之间的速度匹配问题 (B)扩大主存贮器容量 (C)扩大CPU中通用寄存器的数量 (D)既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 ( )CRT的分辨率为1024*1024像素,像素的颜色数为256,则刷新存储器的容量为______。 (A) 512KB (B)1MB (C)256KB (D) 2MB ( )______情况下会发生读/写冲突。 (A)左端口与右端口的地址码不同 (B)左端口与右端口的地址码相同 (C)左端口与右端口的数据码不同 (D)左端口与右端口的数据码相同 ( )______。 (A)子程序入口地址 (B)中断服务例行程序入口地址 (C)中断服务例行程序入口地址的指示器(D)中断返回地址 ( )______。 (A)每一条机器指令由一条微指令来执行 (B)每一条机器指令由一段微指令编写的微程序来解释执行 (C) 每一条机器指令组成的程序可由一条微指令来执行 (D) 一条微指令由若干条机器指令组成 ( ) (A)产生时序信号 (B)从主存取出一条指令 (C)完成指令操作的译码 (D)从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令 ( )______。 (A) 23 (B) 25 (C) 50 (D) 19 ( )A)译码电路 与非门 (B)编码电路 或非门 (C)溢出判断电路 异或门 (D)移位电路 与或非门 ( )______存贮器,它能_____执行______独立的读写操作。 (A) 模块式,并行,多个 (B) 模块式,串行,多个 (C) 整体式,并行,一个 (D) 整体式,串行,多个 ( )______。 (A)(MSP)→A,(SP) + 1→SP (B)(SP)+ 1→SP,(MSP)→A (C)(SP)- 1→SP,(MSP)→A (D)MSP)→A,(SP) - 1→SP ( )______。 (A)PCI 总线是一个与处理器无关的高速外围总线 (B)PCI总线的基本传输机制是猝发式传送 (C)PCI 设备一定是主设备 (D)系统中只允许有一条PCI总线 ( )______来规定。 ( A) 主存中读取一个指令字的最短时间 (B) 主存中读取一个数据字的最长时间 (C ) 主存中写入一个数据字的平均时间 ( D) 主存中读取一个数据字的平均时间 ( )______。 (A)堆栈寻址 (B)程序的条件转移 (C)程序的无条件转移 (D)程序的条件转移或无条件转移 二、计算题(每小题7分,共35分) 1.已知:x= 0.1011,y = - 0.0101,求: (1)[ x]补,[ x]补,[ - x ]补,[y]补,[y]补,[ - y ]补 (2)计算x + y = ?, x – y = ? 并判断是否发生溢出。 2.已知cache / 主存系统效率为85% ,平均访问时间为60ns,cache 比主存快4倍,求: (1)主存储器周期是多少? (2)cache命中率是多少? 3.已知某8位机的主存采用半导体存贮器,地址码为18位,若使用4K×4位RAM芯片组成该机所允许的最大主存空间,并选用模块条的形式,问: (1)若每个模块为32K×8位,共需几个模块条? (2)每个模块内共有多少片RAM芯片? (3)主存共需多少RAM芯片?CPU如何选择各模块条? 4.指令流水线有取指(IF),译码(ID),执行(EX),访存(MEM),写回寄存器(WB)五个过程段,共有8条指令连续输入此流水线。 (1)画出流水处理的时空图,假设时钟周期100ns。 (2)求流水线的实际吞吐率(单位时间内执行完毕的指令数)。 (3)求流水线处理器的加速比。 5.已知某磁盘存储器转速为2400转/分,每个记录面道数为200道,平均查找时间为60ms,每道存储容量为96K

您可能关注的文档

文档评论(0)

haihang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档