数字后端版图的设计.pptVIP

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字后端版图的设计

数字后端版图设计;基于standcell的ASIC设计流程;算法模型 c/matlab code;数字前端设计流程;数字后端设计流程-1 ;数字后端设计流程-2 ;数字后端设计流程-3 ;数字后端设计流程-3 ;数字后端设计流程-4 布图 ;这是一个小电路,电源规划比较简单,对于一个复杂的电路,还需要横竖添加stripes,降低IRdrop。;数字后端设计流程-5 布局;数字后端设计流程-5 布局; ; ;在DC综合时并不知道各个时序元件的布局信息,时钟线长度不确定。 DC综合时用到的线载模型并不准确。 ;数字后端设计流程-7 布线;数字后端设计流程-8 布线;数字后端设计流程-8 布线;数字后端设计流程-8 布线;数字后端设计流程-8 布线;数字后端设计流程-9 布线;数字后端设计流程-10 布线;对Astro 而言,在detail routing 之后, 用starRC XT 提取连线寄生参数 ,此时对延时参数的提取就更准确了,将生成的.V和.SDF文件传递给PrimeTime做静态时序分析。确认没有??序违规后,将这来两个文件传递给前端人员做后仿真。;DFM包括: 天线效应(信号线太长造成) Metal liftoff效应防止(由金属密度过大造成) Metal over-etching效应防止(由金属密度过低造成);数字后端设计流程-12 ;数字后端设计流程-13 DRC;数字后端设计流程-14 DRC;数字后端设计流程-14 DRC;数字后端设计流程-15 LVS;数字后端设计流程-16 LVS;数字后端设计流程-17 CALIBRE;数字后端设计流程-18 VIRTUOSO;数字后端设计流程-19 SIGN-OUT

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档