- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《硬件描述语言》实验报告
学 院: 学 号: 姓 名: 专 业: 实验时间: 实验地点: 指导教师: 年 月
实验一 简单组合逻辑设计
一、实验目的及要求:
1.掌握基本组合逻辑电路的实现方法。
2.初步了解两种基本组合逻辑电路的生成方法。
3.学习测试模块的编写。
4.通过综合和布局布线了解不同层次仿真的物理意义。
二、实验设备及要求
装有modesim和synplify的电脑一台
实验内容与步骤
实验内容:
本次实验采用Verilog HDL语言设计一个可综合的数据比较器,其功能是比较数据a与数据b的结果,如果两个数据相同,则输出结果1,否则给出结果0;并???出测试模型,使其进行比较全面的测试。
实验步骤:
(1)建立工程文件,编写模块源码和测试模块,要求测试模块对源文件进行比较全面的测试;
(2)编译源码和测试模块,用测试模块对源文件进行测试,并进行仿真;
(3)观察综合后生成的文件和源文件的不同点和相同点。
(4)综合时采用不同的FPGA器件,观察综合后的结果有什么不同。
四、实验结果与数据处理:
1.RTL图及仿真后波形图:
综合后的电路图:
五、分析与讨论:
1.课本练习一的测试方法二中,第二个initial块有什么用?它与第一个initial块有什么关系?
答:测试方法二中的第二个initial用来暂停仿真以便观察仿真波形,它与第一个initial是并行关系
2.如果在第二个initial块中,没有写出#10000或者$stop,仿真会如何进行?
答:如果没有写#10000,仿真会直接停止,没有$stop,仿真不会结束。
比较两种测试方法,哪一种更全面?
答:第二种测试方法更全面,测试了更多种的变换的情况。
实验二 简单分频时序逻辑电路的设计
实验目的及要求:
1.掌握条件语句在简单时序模块设计中的使用;
2.掌握verilog语句在简单时序模块设计中的使用;
3.学习在Verilog模块中应用计数器;
4.学习测试模块的编写、综合和不同层次的仿真。
实验设备及要求
装有modesim和synplify的电脑一台
实验内容与步骤:
1.实验内容:
(1)使用always块和@(posedge clk)或@(negedge clk)的结构来表述时序逻辑,设计1/2分频的可综合模型。得到如下波形图:
(2)对模块进行RTL级仿真、综合后门级仿真,布局布线仿真;
2.实验步骤:
(1)建立工程文件,编写模块源码和测试模块,要求测试模块能对源文件进行比较全面的测试。
(2)编译源码和测试模块,用测试模块对源文件进行测试,并综合仿真。得到波形图。
(3)观察综合后生成的文件和源文件的不同点和相同点。
(4)记录数据并完成实验报告。
四、实验结果与数据处理:
1.RTL图及仿真后波形图:
综合后的电路图:
五、分析与讨论:
1.如果没有reset信号,能否控制2分频clk_out信号的相位?
答:如果没有reset信号,则无法控制2分频clk_out信号的相位。
2.只用clk时钟沿的触发(即不用2分频产生的时钟沿)如何直接产生4分频、
8分频、或者16分频的时钟?
答:借助一个整型变量j做计数操作。
3.如何只用clk时钟沿的触发直接产生占空比不同的分频时钟?
答:借助一个整型变量j做计数操作,从而用clk时钟沿的触发直接产生4分频、8分频或者16分频的时钟,及产生占空比不同的分频时钟。
实验三 利用条件语句实现计数分频时序电路
实验目的及要求:
1.掌握条件语句在简单时序模块设计中的使用;
2.掌握最基本时序电路的实现方法;
3.学习在Verilog模块中应用计数器;
4.学习测试模块的编写、综合和不同层次的仿真。
二、实验设备及要求
装有modesim和synplify的电脑一台
实验内容与步骤:
1.实验内容:
(1)复习课本,熟悉条件语句的使用方式;
(2)建立工程并编写源代码;
(3)综合并布局布线仿真并分析always语句在时序逻辑中的作用;
(4)学习测试模块的编写、综合和仿真。
2.实验步骤:
(·1)建立工程文件,编写模块源码和测试模块,要求测试模块能对源文件进行比较全面的测试;
(2)编译源码和测试模块,用测试模块对源文件进行测试,并综合仿真;
(3)观察综合后生成的文件和源文件的不同点和相同点;
您可能关注的文档
- 学霸笔记策划书解说.doc
- 学前班科学解说.doc
- 001导购职业心态构建及顾客心理认知探寻探究.ppt
- 学生宿舍设计的层次模型解说.doc
- 学习单元3运动水流基本原理解说.doc
- 01_EDAv16探究.ppt
- 学校炉外精炼题库解说.doc
- 学校维修施工组织设计解说.doc
- 学之友-中考-复习解说.doc
- 01-TD-LTE基本原理探究.ppt
- 小学科学:ESP8266智能插座电路原理与动手实践研究教学研究课题报告.docx
- 《金融开放浪潮下我国多层次监管体系构建与创新研究》教学研究课题报告.docx
- 区域教育质量监测中人工智能应用的数据质量分析与优化策略教学研究课题报告.docx
- 《金融科技监管中的数据治理与合规性要求》教学研究课题报告.docx
- 《3D打印技术在航空航天领域中的多材料制造与复合材料应用》教学研究课题报告.docx
- 《绿色金融发展中的政府职能与市场机制研究》教学研究课题报告.docx
- 《植物工厂多层立体栽培光环境调控技术对植物生长发育节律的调控机制探讨》教学研究课题报告.docx
- 销售团队年度业绩总结.docx
- 银行风险管理与金融危机防范.docx
- 银行网络攻击预警与快速响应机制.docx
文档评论(0)