四路数字答器_课程设计报告 2.docVIP

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四路数字答器_课程设计报告 2

河北联合大学《四路数字抢答器》课程设计说明书 PAGE  第  PAGE \* MERGEFORMAT 18 页 共  NUMPAGES \* MERGEFORMAT 18 页 河北联合大学课程设计 题目:四路数字抢答器 学院:电气工程学院 专业:11表1 学号:201114040107 姓名:谢利爽 指导老师:何佳 2013年12月25日 目录 TOC \o 1-3 \h \u   HYPERLINK \l _Toc7230 摘要 3  HYPERLINK \l _Toc4470 一、实验目的 4  HYPERLINK \l _Toc30475 二、设计要求与内容 4  HYPERLINK \l _Toc18418 三、设计及原理 5  HYPERLINK \l _Toc14652 3.1 总体方案设计 5  HYPERLINK \l _Toc16014 3.1.1 设计思路 5  HYPERLINK \l _Toc21365 3.1.2 总电路框图 5  HYPERLINK \l _Toc21725 3.2 各模块设计方案及原理说明 6  HYPERLINK \l _Toc17470 3.2.1 抢答电路 6  HYPERLINK \l _Toc16249 3.2.2 倒计时电路 9 四、实验小结·12  HYPERLINK \l _Toc20495 五、实验结果及分析 12  HYPERLINK \l _Toc8785 六、收获、体会和建议  PAGEREF _Toc8785 22  HYPERLINK \l _Toc9385 附录 14  HYPERLINK \l _Toc19511 1.总电路图 14  HYPERLINK \l _Toc15353 2. 元件引脚图 15  HYPERLINK \l _Toc8930 3.元器件清单 17  HYPERLINK \l _Toc20304 主要参考文献 18  摘要 抢答器作为一种工具,已经广泛应用于各种智力和知识竞赛场合。本设计以四路智力竞赛抢答器为基本概念,从实际应用出发,用数字、模拟电子器件设计具有扩充功能的抢答器。该抢答器的设计利用Multisim11完成了原理图设计和电路仿真,具有数字显示、倒计时显示、编码译码功能,应用效果良好。 关键词: 电子设计;数字电子技术;抢答器;仿真 四路数字抢答器 一、实验目的 通过四路数字抢答器的设计实验,要求学生回顾所学数字电子技术的基础理论和基础实验,掌握组合电路、时序电路、编程器件和任意集成电路的综合使用及设计方法,熟悉掌握优先编码器、触发器、计数器、单脉冲触发器、555电路、译码/驱动电路的应用方法,熟悉掌握时序电路的设计方法。达到数字实验课程大纲所要求掌握的基本内容。 二、设计要求与内容 四人抢答器,每人一个抢答按钮,并显示抢答者台号。 主持人功能:发出抢答指令,系统清零,预置限时时间。(30或60秒) 电路具有时间显示功能和限时功能。在限时内,有人抢答,显示电路停止工作。若限时时间到,未有抢答,也停止工作。 声响功能:当发出抢答信号或限时时间到,发出持续2~3秒的单音或双音音响以作提示。 三、设计及原理 3.1 总体方案设计 3.1.1 设计思路 ①本题的根本任务是准确判断出第一抢答者的信号并将其锁存。实现这一功能可选择使用触发器或锁存器等。在得到第一信号之后应立即将电路的输入封锁,即使其他组的抢答信号无效。同时还必须注意,第一抢答信号应该在主持人发出抢答命令之后才有效。 ②当电路形成第一抢答信号之后,用编码、译码及数码显示电路显示出抢答者的组别。 ③在主持人没有按下开始抢答按钮前,参赛者的抢答开关无效;当主持人按下开始抢答按钮后,开始进行30秒倒计时,此时,若有组别抢答,显示该组别并使抢答指示停止表示“已有人抢答”并且蜂鸣器响3至5秒;当计时时间到,仍无组别抢答,则计时指示停止表示“时间已到”,此时蜂鸣器响3至5秒。主持人清零后开始新一轮抢答。、 3.1.2 总电路框图 图 3-1总电路框图 3.2 各模块设计方案及原理说明 3.2.1 抢答电路 此部分电路主要完成的功能是实现4路选手抢答并进行锁存,同时有相应发光二极管点亮和数码显示。 使用优先编码器 74LS148 和锁存器 74LS297 来完成。该电路主要完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号(显示电路采用七

文档评论(0)

yyongrjingd7 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档